基本邏輯運算及集成邏輯門.ppt
《基本邏輯運算及集成邏輯門.ppt》由會員分享,可在線閱讀,更多相關(guān)《基本邏輯運算及集成邏輯門.ppt(46頁珍藏版)》請在裝配圖網(wǎng)上搜索。
第二章邏輯代數(shù)與邏輯函數(shù) 2 1基本邏輯運算2 2常用復合邏輯2 3正負邏輯2 4集成邏輯門 2 1基本邏輯運算 邏輯變量可能性 非 真 即 假 邏輯常量 真 1 假 0 邏輯函數(shù)輸出變量輸入變量 2 1 1與邏輯 與運算 邏輯乘 A 閉合與否B 閉合與否F 亮與否 A F B E 2 1 1與邏輯 與運算 邏輯乘 基本運算規(guī)則0 0 00 1 01 0 01 1 10 A 01 A AA A A A為任意邏輯變量 a F A B b F A B c F A B 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 B A F 2 1 2或邏輯 或運算 邏輯或 基本運算規(guī)則0 0 00 1 11 0 11 1 10 A A1 A 1A A A b c a 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 2 1 3非邏輯 非運算 邏輯反 基本運算規(guī)則 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 A F 2 2常用復合邏輯 復合邏輯基本邏輯的簡單組合復合門實現(xiàn)復合邏輯的電路 2 2 1與非邏輯 與非門 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 與 和 非 的組合先 與 再 非 b c a F B A F A B F A B B A F 2 2 2或非邏輯 或非門 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 或 和 非 的組合先 或 再 非 b c a F B A F A B A F B 2 2 3與或非邏輯 與或非門 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 與 或 非 的組合先 與 再 或 后 非 c a F B A D C b F A B C D F B A D C 1 2 2 4 異或 邏輯及 同或 邏輯 AB AB B A F 異或同或 1 異或邏輯 異或門 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 若輸入變量A B取值相異 則輸出變量F為1 若輸入變量A B取值相同 則輸出變量F為0 c a F A B F B A F A B 1 b 2 同或邏輯 同或門 我國常用的傳統(tǒng)符號 國外流行符號 國家 國際 標準符號 若輸入變量A B取值相同 則輸出變量F為1 若輸入變量A B取值相異 則輸出變量F為0 b c a F A B F B A F A B AB AB B A F 3 反函數(shù) 定義對于輸入變量的所有取值組合 函數(shù)F1和F2的取值總是相反 則稱F1和F2互為反函數(shù) B A B A B A B A 2 2 4多變量的 異或 運算 多變量的 異或 電路 A B C 1 a B A D F 1 1 1 1 C b F F 1 F 1 F 2 C B A C B A C F F 1 多變量的 異或 邏輯輸入變量中 有奇數(shù)個1時 輸出值為1 反之 輸出值為0 應用于奇偶校驗偶校驗碼校驗位的產(chǎn)生電路 奇校驗碼的接收端的錯碼檢測電路 2 2 4多變量的 同或 運算 多變量的 同或 電路 A B C y y 1 B A D C y y 1 y 2 偶數(shù)個變量的 同或 這些變量的 異或 之非奇數(shù)個變量的 同或 這些變量的 異或 2 3 1正負邏輯 正邏輯高電平UOH 真 1 低電平UOL 假 0 負邏輯與上相反邏輯電平 UOH和UOL 因邏輯器件內(nèi)部結(jié)構(gòu)不同而異 UOH和UOL的差值愈大 電路可靠性越高 2 3正負邏輯 2 3 2邏輯運算的優(yōu)先級別 邏輯運算的先后順序首先進行級別高的邏輯運算盡量使用括號避免混亂 加 同或 異或 乘 括號 長非號 2 3 3邏輯運算的完備性 完備集的定義可以組合構(gòu)成所有邏輯函數(shù)的邏輯完備集的例子 與 或 非 不便于制造 與非 或非 與或非 2 4集成邏輯門 集成電路把若干個器件及其連線 按照一定的功能要求 制做在同一塊半導體基片上的產(chǎn)品 數(shù)字集成電路 邏輯集成電路 完成邏輯功能或數(shù)字功能的集成電路 集成邏輯門最簡單的數(shù)字集成電路 2 4 1TTL與非門 電路原理圖 輸入有低電平0 3V時 V1發(fā)射結(jié)導通 Vb1為1V 使得V2與V5也截止 V3 V4管導通 輸出高電平 輸入端全為高電平時 V1發(fā)射結(jié)截止 V1集電結(jié) V2和V5管的發(fā)射結(jié)正向偏置而導通 致使V3管微導通 V4管截止 最終輸出端為低電平 1 工作原理 輸入級 實現(xiàn)與運算 中間級 控制V4和V5 輸出級 實現(xiàn)非運算 R 1 b U C C e 1 e 2 e 3 c A B C R 1 VD 1 VD 2 VD 3 e 1 e 2 e 3 c A B C VD 4 P 1 b U C C b 多射體晶體管等效圖 2 主要參數(shù) 輸出高電平UOH至少一個輸入端接低電平時 輸出的電壓2 4 3 6V 標準輸出高電平3 0V UIH 3 0V 輸出低電平UOL所有輸入端接高電平時 輸出的電壓0 0 5V 標準輸出低電平0 3V UIL 0 3V 開門電平UON保證與非門輸出標準低電平時 允許輸入的高電平的最小值1 4 1 8V關(guān)門電平UOFF保證與非門輸出標準高電平的90 2 7V 時 允許輸入的低電平的最大值0 8 1V 高電平噪聲容限 高電平干擾容限 UNH在保證與非門輸出低電平的前提條件下 允許疊加在輸入高電平上的最大負向干擾電壓 UNH UIH UON 3 1 8 1 2V 高電平噪聲容限 低電平干擾容限 UNL保證與非門輸出高電平的前提下 允許疊加在輸入低電平上的最大正向干擾電壓 UNL UOFF UIL 0 8 0 3 0 5V 導通延遲時間tpHL從輸入端接入高電平開始 到輸出端輸出低電平為止 所經(jīng)歷的時間 截止延遲時間tpLH從輸入端接入低電平開始 到輸出端輸出高電平為止 所經(jīng)歷的時間平均傳輸延遲時間tpd TTL與非門的延遲時間 扇入系數(shù)NI扇入系數(shù)是門電路的輸入端數(shù) 一般NI 5 最多不超過8 當需要的輸入端數(shù)超過NI時 可以用與擴展器來實現(xiàn) 扇出系數(shù)NO在保證門電路輸出正確的邏輯電平和不出現(xiàn)過功耗的前提下 其輸出端允許連接的同類門的輸入端數(shù) 一般NO 8 NO越大 表明門的負載能力越強 2 4 2OC門和三態(tài)門 一般的TTL門不能把兩個或兩個以上的TTL門電路的輸出端直接并接在一起產(chǎn)生的大電流會導致門電路因功耗過大而損壞 不能輸出正確的邏輯電平 從而造成邏輯混亂 OC門和三態(tài)門允許輸出端直接并接在一起的兩種TTL門 1 OC門 集電極開路門 電路原理圖 常用符號 國際符號 b c F A B V 1 V 5 V 2 R 3 R 2 R 1 a Ucc Rc 接上外拉電阻后就是與非門 OC門 線與 OC門并聯(lián)電路 等效邏輯電路 2 三態(tài)門 TS門或TSL門 a 電路原理圖 b 我國常用符號 d 國家標準符號 c 常外流行符號 G 0 選通狀態(tài)G 1 高阻狀態(tài) G 0正常的與非門G 1禁止狀態(tài)輸出端相當于懸空三態(tài)門與負載之間無信號聯(lián)系注意禁止狀態(tài)不是邏輯狀態(tài)三態(tài)門不是三值邏輯門 3 三態(tài)門和OC門的性能比較 三態(tài)門的開關(guān)速度比OC門快 允許接到總線上的三態(tài)門的個數(shù) 原則上不受限制 但允許接到總線上的OC門的個數(shù)受到上拉電阻取值條件的限制 OC門可以實現(xiàn) 線與 邏輯 而三態(tài)門則不能 2 4 3MOS集成邏輯門 MOS邏輯門用絕緣柵場效應管制作的邏輯門 PMOS邏輯電路用P溝道MOS管制作 由于工作速度低 不便和TTL電路連接 NMOS邏輯電路用N溝道MOS管制作 其工作速度高 便于和TTL電路連接 但不適宜制作通用型邏輯集成電路 CMOS邏輯電路用P溝道和N溝道兩種MOS管構(gòu)成的互補電路制作的 工作速度高 功耗小 便于和TTL電路連接 適用面廣 1 CMOS反相門 CMOS非門 CMOS門反相器電路 U DD U O U I V 2 P 溝道 V 1 N 溝道 G 1 G 2 S 2 S 1 當UI UIL 0V時 UGS1 0 UTN 因此V1截止 此時UGS2 UDD UTP 故V2導通 所以 UO UOH UDD 即輸出高電平 當UI UIH UDD時 UGS1 UDD UTN 故V1導通 此時UGS2 0 UTP 因此V2截止 所以 UO UOL 0 即輸出低電平 2 CMOS與非門 CMOS與非門電路 U DD F V 3 P A B V 4 P V 2 N V 1 N 當兩個輸入端A B均輸入高電平時 V1和V2的 柵 襯 間的電壓均為UDD 其值大于UTN 故V1和V2均產(chǎn)生溝道而導通 而V3和V4的 柵 襯 間的電壓均為0 其值大于UTP 故V3和V4均不產(chǎn)生溝道而截止 因而F端的輸出電壓UO UOL 0V 2 CMOS與非門 CMOS與非門電路 U DD F V 3 P A B V 4 P V 2 N V 1 N 當兩個輸入端A和B中至少有一個輸入低電平 UIL 0 時 V1和V2中至少有一個不能產(chǎn)生導電溝道 處于截止狀態(tài) V3和V4中至少有一個產(chǎn)生溝道 處于導通狀態(tài) 所以此種情況下 F端的輸出電壓UO UOH UDD 因此F和A B之間是 與非邏輯 關(guān)系 3 CMOS或非門 當兩個輸入端A B均輸入低電平 UIL 0V 時 V1和V2均不開啟 處于截止狀態(tài) V3和V4均被開啟導通 故F端必定輸出高電平UOH UDD F V 1 N B A V 2 N V 3 P V 4 P U DD CMOS或非門電路 3 CMOS或非門 F V 1 N B A V 2 N V 3 P V 4 P U DD CMOS或非門電路 當兩個輸入端A B中至少有一個為高電平時 V1和V2中至少有一個開啟導通 V3和V4中至少有一個不產(chǎn)生溝道而截止 故F端必輸出低電平UOL 0 因此F和A B之間是 或非邏輯 關(guān)系 4 CMOS傳輸門 C C V 2 V 1 U I U O U O U I U DD 當C UDD C 0V時 V1的UGB1 UDD UTN 故V1導通 V2的UGB2 UDD UTP 故V2也導通 此時在V1和V2的 漏 源 之間產(chǎn)生導電溝道 使輸入端與輸出端之間形成導電通路 相當于開關(guān)接通 CMOS傳輸門 4 CMOS傳輸門 C C V 2 V 1 U I U O U O U I U DD 當C 0 C UDD時 V1的UGB1 0UTP 故V2也不能產(chǎn)生導電溝道 所以 在這種情況下 輸入端與輸出端之間呈現(xiàn)高阻抗狀態(tài) 相當于開關(guān)斷開 CMOS傳輸門 5 CMOS三態(tài)非門 F V 2 N V 4 P U DD 1 G A V 3 P V 1 N CMOS三態(tài)非門電路 當G 1時 V1和V4均不產(chǎn)生導電溝道 不論A為何值 F端均處于高阻態(tài) 當G 0時 V1和V4均產(chǎn)生導電溝道 處于導通狀態(tài) 此時若把V1和V4近似用短路線代替 則該電路就反相器一樣 完成非運算F A CMOS邏輯電路的特點 工作速度比TTL稍低扇出系數(shù)NO大靜態(tài)功耗小集成度高電源電壓允許范圍大 約為3 20V輸出高低電平擺幅大抗干擾能力強溫度穩(wěn)定性好抗輻射能力強電路結(jié)構(gòu)簡單 成本低 2 4 4集成邏輯門使用中的實際問題 多余輸入端的處理不允許其輸入端懸空或門及或非門 多余輸入端接低電平與或非門 多余輸入端接高電平接口電路TTL CMOS接口CMOS TTL接口TTL CMOS 大電流負載的接口- 1.請仔細閱讀文檔,確保文檔完整性,對于不預覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點此認領(lǐng)!既往收益都歸您。
下載文檔到電腦,查找使用更方便
9.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標,表示該PPT已包含配套word講稿。雙擊word圖標可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設計者僅對作品中獨創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 基本 邏輯運算 集成 邏輯
鏈接地址:http://m.appdesigncorp.com/p-8770623.html