《移位寄存器及其應(yīng)用》由會(huì)員分享,可在線閱讀,更多相關(guān)《移位寄存器及其應(yīng)用(12頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
1、實(shí) 驗(yàn) 題 目 移位寄存器及其應(yīng)用 一、實(shí)驗(yàn)?zāi)康?( 1) 掌握中規(guī)模 4位雙向移位寄存器邏 輯功能及使用方法。 ( 2) 熟悉移位寄存器的應(yīng)用 實(shí)現(xiàn)數(shù) 據(jù)的串行、并行轉(zhuǎn)換和構(gòu)成環(huán)形計(jì)數(shù)器。 二、實(shí)驗(yàn)設(shè)備與器件 1、 5V直流電源; 2、 邏輯電平顯示器 ; 3、連續(xù)脈沖源; 4、單次脈沖源; 5、邏輯電平開(kāi)關(guān); 6、 74LS194 2( CC40194)、 74LS00 和 74LS20 1 、測(cè)試 74LS194(或 CC40194)的邏 輯功能 三、實(shí)驗(yàn)內(nèi)容 2、 環(huán)形計(jì)數(shù)器 自擬實(shí)驗(yàn)線路用并行送數(shù)法予置寄存器為某二進(jìn)制 數(shù)碼(如 0100),然后進(jìn)行右移循環(huán),觀察寄存 器輸出端狀態(tài)的
2、變化,記入表 7 6中。 2、 實(shí)現(xiàn)數(shù)據(jù)串、并行轉(zhuǎn)換 (1)串行輸入、并行輸出 按圖 7 3接線,進(jìn)行右移串入、并出實(shí)驗(yàn),串入數(shù)碼自定;改接線路用左移 方式實(shí)現(xiàn)并行輸出。自擬表格,記錄之。 (2)并行輸入、串行輸出 按圖 7 4接線,進(jìn)行右移并入、串出實(shí)驗(yàn),并入數(shù)碼自定。再改接線路 用左移方式實(shí)現(xiàn)串行輸出。自擬表格,記錄之。 用 74LS20與 74LS00完成 四、注意事項(xiàng) 1、接插集成塊時(shí),要認(rèn)清定位標(biāo)記,不得插反。 2、電源電壓使用范圍為 4.5V 5.5V之間,實(shí) 驗(yàn)中要求使用 Vcc 5V。電源極性絕對(duì)不允許接錯(cuò)。 3、輸出端不允許并聯(lián)使用(集電極開(kāi)路門(mén) (OC)和 三態(tài)輸出門(mén)電路 (3S)除外)。否則不僅會(huì)使電路邏輯功 能混亂,并會(huì)導(dǎo)致器件損壞。 4、輸出端不允許直接接地或直接接 5V電源,否 則將損壞器件,有時(shí)為了使后級(jí)電路獲得較高的輸出電 平,允許輸出端通過(guò)電阻 R接至 Vcc,一般取 R 3 5.1 K。 5、級(jí)聯(lián)芯片實(shí)現(xiàn)多位計(jì)數(shù)功能時(shí)芯片之間的連接 關(guān)系。