《數(shù)字電子技術(shù)基礎(chǔ)》試題及參考答案.doc
《《數(shù)字電子技術(shù)基礎(chǔ)》試題及參考答案.doc》由會(huì)員分享,可在線閱讀,更多相關(guān)《《數(shù)字電子技術(shù)基礎(chǔ)》試題及參考答案.doc(4頁珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
試卷一 一、 填空題(每空1分,共20分) 1、與非門的邏輯功能為 。 2、數(shù)字信號(hào)的特點(diǎn)是在 上和 上都是斷續(xù)變化的,其高電平和低電平常用 和 來表示。 3、三態(tài)門的“三態(tài)”指 , 和 。 4、邏輯代數(shù)的三個(gè)重要規(guī)則是 、 、 。 5、為了實(shí)現(xiàn)高的頻率穩(wěn)定度,常采用 振蕩器;單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時(shí)進(jìn)入 態(tài) 6、同步RS觸發(fā)器中R、S為 電平有效,基本R、S觸發(fā)器中R、S 為 電平有效 7、在進(jìn)行A/D轉(zhuǎn)換時(shí),常按下面四個(gè)步驟進(jìn)行, 、 、 、 。。 二、選擇題(每題1分,共10分) 1、有八個(gè)觸發(fā)器的二進(jìn)制計(jì)數(shù)器,它們最多有( )種計(jì)數(shù)狀態(tài)。 A、8; B、16; C、256; D、64 2、下列觸發(fā)器中上升沿觸發(fā)的是( )。 A、主從RS觸發(fā)器;B、JK觸發(fā)器;C、T觸發(fā)器;D、D觸發(fā)器 3、下式中與非門表達(dá)式為( ),或門表達(dá)式為( )。 A、Y=A+B;B、Y=AB;C、Y=;D、Y= 4、十二進(jìn)制加法計(jì)數(shù)器需要( )個(gè)觸發(fā)器構(gòu)成。 A、8; B、16; C、4; D、3 5、邏輯電路如右圖,函數(shù)式為( )。 A、F=+; B、F=+C; C、F=; D、F=A+ 6、邏輯函數(shù)F=AB+BC的最小項(xiàng)表達(dá)式為( ) A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m7 7、74LS138譯碼器有( ),74LS148編碼器有( ) A、三個(gè)輸入端,三個(gè)輸出端; B、八個(gè)輸入端,八個(gè)輸出端; C、三個(gè)輸入端,八個(gè)輸出端; D、八個(gè)輸入端,三個(gè)輸出端。 8、單穩(wěn)態(tài)觸發(fā)器的輸出狀態(tài)有( ) A、一個(gè)穩(wěn)態(tài)、一個(gè)暫態(tài) B、兩個(gè)穩(wěn)態(tài) C、只有一個(gè)穩(wěn)態(tài) D、沒有穩(wěn)態(tài) 三、判斷(每題1分,共10分): 1、邏輯變量的取值,1比0大。 ( ) 2、對(duì)于MOS門電路多余端可以懸空。 ( ) 3、計(jì)數(shù)器的模是指對(duì)輸入的計(jì)數(shù)脈沖的個(gè)數(shù)。 ( ) 4、JK觸發(fā)器 的輸入端 J 懸空,則相當(dāng)于 J = 0。 ( ) 5、時(shí)序電路的輸出狀態(tài)僅與此刻輸入變量有關(guān)。 ( ) 6、RS觸發(fā)器的輸出狀態(tài)Q N+1與原輸出狀態(tài)Q N無關(guān)。 ( ) 7、JK觸發(fā)器的 J=K=1 變成 T 觸發(fā)器。 ( ) 8、各種功能觸發(fā)器之間可以相互轉(zhuǎn)換。 ( ) 9、優(yōu)先編碼只對(duì)優(yōu)先級(jí)別高的信息進(jìn)行編碼。 ( ) 10、組合邏輯電路中產(chǎn)生競(jìng)爭冒險(xiǎn)的主要原因是輸入信號(hào)受到尖峰干擾。( ) 四、數(shù)制轉(zhuǎn)化(每題2分,共10分): 1、(11110.11)2=( )10 2、(100011.011 )2=( )8 = ( )16 3、(374.51)10=( ) 8421BCD 五、邏輯函數(shù)化簡(每題5分,共10分): 1、用公式法化簡邏輯函數(shù) F= A(B+) + (+C)+ BCDE+ (D+E)F 2、用卡諾圖法化簡邏輯函數(shù) F= ∑m(1,3,8,9,10,11,14,15) 六、分析電路:(每題10分,共20分) 1.八路數(shù)據(jù)選擇器構(gòu)成的電路如圖所示, A 2 、 A 1 、 A 0 為數(shù)據(jù)輸入端,根據(jù)圖中對(duì) D 0 ~ D 7 的設(shè)置,寫出該電路所實(shí)現(xiàn)函數(shù) Y 的表達(dá)式。 2.如圖所示為利用74LS161的同步置數(shù)功能構(gòu)成的計(jì)數(shù)器 分析(1)當(dāng)D3D2D1D0=0000時(shí)為幾進(jìn)制計(jì)數(shù)器? (2)當(dāng)D3D2D1D0=0001時(shí)為幾進(jìn)制計(jì)數(shù)器? 七、設(shè)計(jì)電路(共10分) 為提高報(bào)警信號(hào)的可靠性,在有關(guān)部位安置了 3 個(gè)同類型的危險(xiǎn)報(bào)警器,只有當(dāng) 3 個(gè)危險(xiǎn)報(bào)警器中至少有兩個(gè)指示危險(xiǎn)時(shí),才實(shí)現(xiàn)關(guān)機(jī)操作。試畫出具有該功能的邏輯電路。 答案(一) 一、填空題 1. 全1出0,有0出1 2. 時(shí)間、幅值、1、0 3.高電平, 低電平, 高阻狀態(tài) 4. 代入規(guī)則 對(duì)偶規(guī)則 反演規(guī)則 5. 石英晶體 暫穩(wěn)態(tài) 6.高 低 7. 采樣 保持 量化 編碼 二、選擇題 1. C 2.D 3. D A 4. C 5. A 6.C 7. A 8. A 三、判斷題 1. 2 . 3. 4. 5. 6. 7. 8. √ 9. 10. 四、數(shù)制轉(zhuǎn)化: 1、(11110.11)2=( 30.75 )10 2、(100011.011 )2=( 143.3 )8 = ( 63.6 )16 3、(374.51)10=( 1101110100.01010001) 8421BCD 五、邏輯函數(shù)化簡 1、 F= BC+A+ 2、F= A +A C + D 六、分析電路 1、F= C +A+ AC 2、(1)當(dāng)D3D2D1D0=0000時(shí)為八進(jìn)制計(jì)數(shù)器; (2)當(dāng)D3D2D1D0=0001時(shí)為七進(jìn)制計(jì)數(shù)器。 七、設(shè)計(jì)電路 1. 列真值表: 2. 邏輯表達(dá)式: 3.化簡得: 用于非門實(shí)現(xiàn): 4.畫邏輯圖: 真值表: A B C L 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 0 1 1 1- 1.請(qǐng)仔細(xì)閱讀文檔,確保文檔完整性,對(duì)于不預(yù)覽、不比對(duì)內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會(huì)出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請(qǐng)點(diǎn)此認(rèn)領(lǐng)!既往收益都?xì)w您。
下載文檔到電腦,查找使用更方便
9.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標(biāo),表示該P(yáng)PT已包含配套word講稿。雙擊word圖標(biāo)可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計(jì)者僅對(duì)作品中獨(dú)創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 數(shù)字電子技術(shù)基礎(chǔ) 數(shù)字 電子技術(shù) 基礎(chǔ) 試題 參考答案
鏈接地址:http://m.appdesigncorp.com/p-6566336.html