《《數(shù)字電子技術(shù)》考試復(fù)習(xí)題 - 副本》由會(huì)員分享,可在線閱讀,更多相關(guān)《《數(shù)字電子技術(shù)》考試復(fù)習(xí)題 - 副本(11頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
1、《數(shù)字電子技術(shù)》考試復(fù)習(xí)題 - 副本
數(shù)字電子技術(shù)-考試復(fù)習(xí)題
一、單項(xiàng)選擇題
1.(195)H 表示( )。
(a) 二進(jìn)制數(shù) (b) 十進(jìn)制數(shù) (c) 八進(jìn)制數(shù) (d) 十六進(jìn)制數(shù)
2.在TTL 門(mén)電路中,能實(shí)現(xiàn)“線與”的門(mén)電路是( ) (a) 與非門(mén) (b) 集電極開(kāi)路門(mén) (c) 或非門(mén) (d) 或非門(mén)
3.用不同數(shù)制的數(shù)字來(lái)表示2007,位數(shù)最少的是 。
(a) 十六進(jìn)制數(shù) (b) 十進(jìn)制數(shù) (c) 八進(jìn)制數(shù) (d) 二進(jìn)制數(shù)
4.十進(jìn)制數(shù)36轉(zhuǎn)換為十六進(jìn)制數(shù),結(jié)果為 。
(a )26 (b )24 (c )22 (d )20
5.8421BCD 碼10000111
2、表示的十進(jìn)制數(shù)是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13
6.A/D 轉(zhuǎn)換輸出的二進(jìn)制代碼位數(shù)越多,其轉(zhuǎn)換精度( ) (a) 越高 (b) 越低 (c) 不變 (d) 無(wú)法確定
7.下列邏輯表示式正確的是( )
(a) 1=++B A B A (b) B A B A A +=+ (c)B A B A B A AB +=+ (d) B A AB +=
8. 下列電路中,屬于時(shí)序邏輯電路的是( A ).
(a) 數(shù)據(jù)選擇器 (b) 編碼器 (c) 計(jì)數(shù)器 (d) 譯碼器
9. 由8位寄存器組成的扭環(huán)移位寄存器可以構(gòu)成 進(jìn)制計(jì)數(shù)器。 (a) 4 (b)
3、8 (c) 16 (d) 無(wú)法確定
10. 555集成定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,其暫態(tài)時(shí)間t W ≈________。 (a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC
11.十進(jìn)制數(shù)24轉(zhuǎn)換為二進(jìn)制數(shù),結(jié)果為 。
(a )10100 (b )10010 (c )01100 (d )11000 12.=O )275( ( )D , 。
(a )275 (b) 629 (c) 2750 (d) 2200
13.三態(tài)門(mén)的第三態(tài)是 。
(a )低電平 (b )高電平 (c ) 高阻 (d ) 任意電平
14.具有8個(gè)觸發(fā)器的二進(jìn)制異步計(jì)數(shù)器最多可能有 種狀態(tài)。
4、(a ) 8 (b ) 128 (c ) 256 (d ) 512
15.“或非”邏輯運(yùn)算結(jié)果為“0”的條件是該或項(xiàng)的變量 。
(a ) 全部輸入“0” (b ) 全部輸入“1”
(c ) 任一個(gè)輸入“0” (d ) 任一個(gè)輸入“1”
16.當(dāng)TTL 門(mén)電路輸入端對(duì)地接電阻R =10k Ω時(shí),相當(dāng)于此端 。
(a) 接邏輯“1” (b) 接邏輯“0” (c) 接0.4V 電壓 (d) 邏輯不定
17.若干個(gè)三態(tài)邏輯門(mén)的輸出端連接在一起,能實(shí)現(xiàn)的邏輯功能是 。
(a) 線與 (b) 無(wú)法確定 (c) 數(shù)據(jù)驅(qū)動(dòng) (d) 分時(shí)傳送數(shù)據(jù)
18.一個(gè)3輸入表決電路,只有3個(gè)輸入都為0,輸
5、出才為1,則該電路的邏輯關(guān)系是 。
(a) 與 (b) 或 (c) 或非 (d) 與非
19.如要將一個(gè)最大幅度為5.1V 的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV ,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用 位ADC 。
(a) 6 (b) 8 (c) 10 (d) 12
20. 要獲得32K 8 RAM ,需用用4K 4的RAM 片。
21.195表示 。
(a) 二進(jìn)制數(shù) (b) 十進(jìn)制數(shù) (c) 八進(jìn)制數(shù) (d) 十六進(jìn)制數(shù)
22.十進(jìn)制數(shù)24轉(zhuǎn)換為二進(jìn)制數(shù),結(jié)果為 。
(a) 10100 (b) 11000 (c) 01100 (d )10010
23.
6、十進(jìn)制數(shù)89對(duì)應(yīng)的8421BCD 碼為 。
(a) 00100100 (b) 00011000 (c) 10001001 (d) 00101000
24.十進(jìn)制數(shù)36轉(zhuǎn)換為十六進(jìn)制數(shù),結(jié)果為 。
(a) 26 (b) 24 (c) 22 (d) 20
25.若將一個(gè)正弦波電壓信號(hào)轉(zhuǎn)換成同頻率的矩形波,應(yīng)采用 d 。 (a )計(jì)數(shù)器 (b )多諧振蕩器
(c )單穩(wěn)態(tài)觸發(fā)器 (d )施密特觸發(fā)器
26.A/D 轉(zhuǎn)換輸出的二進(jìn)制代碼位數(shù)越多,其轉(zhuǎn)換精度 。
(a) 越高 (b) 越低 (c) 不變 (d) 無(wú)法確定
27.三態(tài)門(mén)的第三態(tài)是( )。
(a) 低電平 (b) 高電平
7、(c) 高阻 (d) 以上都不是
28.“或非”邏輯運(yùn)算結(jié)果為“0”的條件是該或項(xiàng)的變量( )。 (a) 全部輸入“0” (b) 全部輸入“1”
(c) 任一個(gè)輸入“0” (d) 任一個(gè)輸入“1”
29.兩個(gè)開(kāi)關(guān)控制一盞燈,用A 和B 為1表示相應(yīng)開(kāi)關(guān)為閉合狀態(tài),如果只有兩個(gè)開(kāi)關(guān)都閉合時(shí)燈才不亮,則該電路的邏輯關(guān)系為( )。 (a) 同或 (b) 或非 (c) 異或 (d) 與非
30. 如果C B A F ++=,那么,F(xiàn) =( )。
(a ) C B A + (b ))C A(B + (c ))C B A(+ (d ) C AB
二、填空
1.?dāng)?shù)制轉(zhuǎn)換=H )(5EA ( )
8、D 。
2.已知邏輯函數(shù)F 的反函數(shù))(D C B A F ++=,則該函數(shù)=F 。
3.TTL 與非門(mén)的開(kāi)門(mén)電阻為 。
4.D 觸發(fā)器的的特征方程為 。
5.已知邏輯函數(shù)C B B A F +=,該函數(shù)的最小項(xiàng)表達(dá)式為 。
6. 一片8位DAC 的最小輸出電壓增量為0.02V ,當(dāng)輸入為11001011時(shí),輸出電壓U O 為_(kāi)_________。
7.組合電路的基本單元是 ,時(shí)序電路的基本單元是 。
8.輸出僅與電路 的時(shí)序電路稱為Moore 型電路。
9. 要擴(kuò)展成8K ?8 RAM ,需用用512?4的RAM 片。
10.所謂組合邏輯電路是指:在任何時(shí)刻,邏輯電路的輸出
9、狀態(tài)只取決于電路各 的組合,而與電路 無(wú)關(guān)。
11.最基本的三種邏輯運(yùn)算是 、 和 。
12.7的8421 BCD 碼是 。
13.D 觸發(fā)器的的特征方程為 。
14.在兩個(gè)開(kāi)關(guān)A 和B 控制一個(gè)電燈L 的電路中,當(dāng)兩個(gè)開(kāi)關(guān)都斷開(kāi)時(shí)燈亮,則實(shí)現(xiàn)的邏輯函數(shù)式為 。
15.CMOS 邏輯電路中,若V DD =10V ,則輸出低電平U OL 為 ,輸出高電平U OH 為 。
16. 一片8位DAC 的最小輸出電壓增量為0.02V ,當(dāng)輸入為11001011時(shí),輸出電壓U O 為_(kāi)_________。
17.組合電路的基本單元是 ,時(shí)序電路的基本單元是 。
18.與逐次逼近型ADC 比
10、較,雙積分型ADC 轉(zhuǎn)換速度 ,抗干擾能力 。
19. 按照數(shù)據(jù)寫(xiě)入的方式,ROM 可分為 、 、 、和 等四類。
20.A/D 轉(zhuǎn)換器的最小分辨電壓為U ?,則它的輸出D n 為 ,最大的輸入電壓U Imax 為 。
21.將二進(jìn)制數(shù)1011110轉(zhuǎn)換為十六進(jìn)制數(shù)為 。
22.用卡諾圖化簡(jiǎn)邏輯函數(shù),化簡(jiǎn)結(jié)果一般是最簡(jiǎn)的 式。
23.2010個(gè)1連續(xù)異或的結(jié)果是 。
24.函數(shù)C AB F +=的與非表達(dá)式為 。
25.JK 觸發(fā)器的特征表達(dá)式為 。 26. A A ⊕= ,A A ⊕= 。
27. 譯碼器、編碼器屬于 邏輯電路,計(jì)數(shù)器、寄存器屬于 邏輯電路。
28.CMOS
11、 邏輯電路中,若V DD =5V ,電路的噪聲容限U N 可達(dá) 。
29. 要擴(kuò)展成8K ?8 RAM ,需用用1K ?4的RAM 片。
30.寫(xiě)出C A BC C B A F ++=最小項(xiàng)標(biāo)準(zhǔn)式為 。
三、化簡(jiǎn)邏輯函數(shù)
1、用代數(shù)法化簡(jiǎn)
L AB AB AB =++
知識(shí)點(diǎn):代數(shù)法化簡(jiǎn),參考教材P26-27
2、用卡諾圖化簡(jiǎn)
L =∑m (2,3,4,5,9)+∑d (10,11,12,13)
知識(shí)點(diǎn):卡諾圖法化簡(jiǎn),參考教材P27-28
3.XY W Y X X Y Y X X F +++++=)())((
知識(shí)點(diǎn):邏輯函數(shù)化簡(jiǎn),參考教材P29-30
12、
四、一個(gè)雙輸入端、雙輸出端的組合邏輯電路如題4圖所示,要求寫(xiě)出邏輯函數(shù),列出真值表,說(shuō)明電路的邏輯功能。
知識(shí)點(diǎn):邏輯函數(shù)及其表示法,參考教材P15-25
五、電路如題5圖所示。集成定時(shí)器555的功能如表1所示。
1、分析S 未按下時(shí)電路的工作狀態(tài)。u 0處于高電平還是低電平?電路狀態(tài)是否可以保持穩(wěn)定?
2、若C =10μF ,按一下啟動(dòng)按鈕S ,當(dāng)要求輸出脈寬t w =10S 時(shí),計(jì)算R 值。
3、 若C = 0.1μF ,要求暫穩(wěn)時(shí)間t w =5mS 時(shí)求R 值。此時(shí)若將C 改為1μF (R 不變),則時(shí)間t w 又為多少?
題4圖
表1 55
13、5功能表 TH TR D R OUT DIS L L 導(dǎo)通 H L 導(dǎo)通 H 不變 不變 H H 截止
題5圖
知識(shí)點(diǎn):555定時(shí)器,參考教材P165-168
六、十字路口的交通燈規(guī)定紅燈停,綠燈行,黃燈要注意(即黃燈一亮,未過(guò)停車(chē)線的車(chē)輛也須停車(chē))。若以變量A 、B 、 C 分別表示紅、黃、綠燈的狀態(tài),且以燈亮為1,燈滅為0, 用L 表示停車(chē)與否,且以停車(chē)為1,通行為0。規(guī)定任何時(shí)刻有且僅有一個(gè)燈亮。列出真值表,寫(xiě)出交通停車(chē)邏輯函數(shù)表達(dá)式。
知識(shí)點(diǎn):邏輯電路設(shè)計(jì),參考教材P81-100
七、邏輯電路如5圖所示,設(shè)各觸發(fā)器的初始狀態(tài)為“0”態(tài),要求:
14、1、寫(xiě)出各觸發(fā)器的激勵(lì)方程。
2、列出電路的狀態(tài)轉(zhuǎn)換表。
3、畫(huà)出電路的狀態(tài)轉(zhuǎn)換圖。
4、畫(huà)出0Q 、1Q 的波形圖(至少4個(gè)時(shí)鐘脈沖)。
5、說(shuō)明電路的邏輯功能。
題5圖
知識(shí)點(diǎn):集成觸發(fā)器,參考教材P125-135
八、寫(xiě)出題3圖所示電路的表達(dá)式,并列出真值表,說(shuō)明電路的邏輯功能。
知識(shí)點(diǎn):組合電路的分析和設(shè)計(jì),參考教材P83-86
九、化簡(jiǎn)邏輯函數(shù) )()(B A C B C B AB L +++= J K C Q
Q J K C Q Q CP 1Q 0Q 1
.題3圖
知識(shí)點(diǎn):邏輯函數(shù)化簡(jiǎn),參考教材P25-30
2、列寫(xiě)
15、真值表
輸 入
輸 出 輸 入 輸 出 A B
0 0
0 1 S C 0 0 1 0 A B 1 0 1 1 S C 1 0 0 1
3、電路功能:半加器。
五、1、S 未閉合時(shí),u TR =V CC ,若輸出為低電平,放電管導(dǎo)通,u TH =0V ,根據(jù)555的功能表知輸出保持低電平;若輸出為高電平,放電管截至,C 充電,u TH =U C 上升,當(dāng)u TH ≥2/3 V CC 時(shí),輸出躍變?yōu)榈碗娖?,同時(shí)放電管導(dǎo)通,使u TH =0V 。綜上所述,u O 處于低電平,電路狀態(tài)可保持穩(wěn)定。
2、 W 1.1t R C =
W 6
10910k 1.1 1.11010t R C -===Ω?? 3、 3W 651045.5k 1.11.10.110
t R C --?===Ω??, 36W 1.1 1.145.51011050mS t RC -==????≈
六、 1、 根據(jù)題意,列真值表
2、停車(chē)邏輯函數(shù)表達(dá)式
C B A C B A L +=
0=+++C B A AC BC AB (約束條件)。
八、B A ⊕=L
九、C L B =
A B C
L 0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1 x 0 1 x 1 x x x