《微機原理》PPT課件.ppt
《《微機原理》PPT課件.ppt》由會員分享,可在線閱讀,更多相關《《微機原理》PPT課件.ppt(56頁珍藏版)》請在裝配圖網上搜索。
微機系統(tǒng)與接口技術 武漢大學計算機學院 主講 吳產樂 本課程在計算機課程體系中的位置 本課程是計算機科學與技術和信息安全等專業(yè)本科和??茖W生必修的一門專業(yè)課 其前修課程有大規(guī)模集成電路 計算機組成原理 計算機系統(tǒng)結構 數據結構等 為進一步學習和研究計算機網絡 分布式系統(tǒng) 大規(guī)模并行處理系統(tǒng) 計算機集群 網格系統(tǒng)等打下堅實的基礎 本課程的教學目的 系統(tǒng)學習微處理器 內外存儲器 各種控制器和輸入 輸出接口芯片的結構和原理 掌握構成現(xiàn)代微機系統(tǒng)的硬軟件組成和接口技術 切實掌握微型計算機實現(xiàn)技術 計算機主板組成原理 各種接口設計及其驅動編程方法 微機系統(tǒng)的研究和開發(fā) 深入了解微處理器和微機系統(tǒng)的新發(fā)展和新技術 學會系統(tǒng)科學地分析問題和解決問題 提高認知能力和創(chuàng)新能力 本課程的要求 同學們不僅要學習32位微處理器的原理及微機各種接口電路的原理與作用 而且還要掌握常用接口的設計與分析方法 并具有一定的動手實驗能力和接口應用程序的編寫能力 為將來的學習與實踐打下良好基礎 請同學們下載電子講義 在課堂上注意聽講并在講義中補充課堂筆記 認真獨立完成作業(yè) 做好實驗 做好課前預習和課后復習 本課程的所有教學活動都可以在網絡上進行 歡迎大家登錄電子學習網站 本課程的教材 本課程內容組織 第二章 32位微處理器體系結構與工作原理 第三章 內存儲器 半導體存儲器 存儲器硬件組織 存儲器子系統(tǒng) 第五章 微機與外設數據交換 中斷方式與8259DMA方式與8237 第六章 總線技術 系統(tǒng)總線局部總線外設總線通信總線 第七章 用戶交互接口 鍵盤接口 打印機接口 顯示器接口 第八章 外存儲器 磁記錄編碼 EIDE和SCSI接口 磁盤陣列 光盤 第四章 I O接口 計數器82C54并行接口82C55A串行通信與8250 第一章 微機系統(tǒng)和接口的組成原理 典型微處理器簡介 第九章 微計算機組成 IBMPC XT IBMPC AT 32位微機系統(tǒng) 第一章概論 1 1微計算機系統(tǒng)組成 微型計算機屬于第四代電子計算機產品 一般主機按體積 性能和價格分為巨型機 大型機 中型機 小型機和微型機五類 起初 中央處理器CPU的運算器和控制器集成在一片集成電路芯片上 稱為微處理器MPU 微處理器是微機系統(tǒng)的核心部分 自70年代初出現(xiàn)第一片微處理器芯片以來 微處理器的性能和集成度幾乎每兩年翻一番 其發(fā)展速度大大超過了前幾代計算機 1 1 1微機系統(tǒng) 微計算機和微處理器 1 2典型微處理器簡介1 2 18位微處理器 特點 產品 Intel8080 Motorola6800 ZilogZ80 RockwellR6502 特點 線寬 2 m NMOS 8000管主頻 1MHz M6800 2MHz 8080 2 5 4 0MHz Z80 總線 8DB 16AB 40DIP寄存器 8080有9個 B C D E H L以及W Z 累加器 SP PCMC6800有6個 PC SP IX Acc A Acc B CCRZ80有18個8位寄存器以及4個16位寄存器PC SP IX IYI O端口 i8080和Z80是獨立編址 M6800是存儲器映像指令 70 80條周期為2 s時鐘 單 多相電源 單 多電源 5v 12v功能 中斷 堆棧 微程序控制語言 匯編 高級語言的解釋和編譯應用 商業(yè)和實時控制 智能終端 生產 進程控制 PC 1 2 18位微處理器 i8080 Intel8080 由8080芯片 系統(tǒng)控制器8228 時鐘發(fā)生 驅動器8224構成 1973年 Motorola6800 ALU 指令譯碼和控制 寄存器組 I O和數據緩沖 1974年 1 2 18位微處理器 M6800 1 2 18位微處理器 Z80 Z80 由ALU 控制部件 寄存器組 總線及其緩沖器組成 1977年 兩組通用R 變址R 中斷頁面I 刷新計數器R 較強中斷能力 電源時鐘單一 158條指令 兼容8080指令系統(tǒng) 1 2 216位微處理器 i8086 i8088 1 1 Intel8086 8088 1978 1979年 線寬 1 5 mCOMS工藝2 9萬管5MHz 8MHz主頻DB 內部 16位 外部 8086為16位 8088為8位AB 20位 尋址1MB地址空間EU ALUAX BX CX DX 通用寄存器SP BP 指針寄存器DI SI 變址寄存器FLAGS 狀態(tài)標志CF PF AF ZF SF OF控制狀態(tài)DF IF TF指令譯碼控制電路BIU CS DS SS ES段寄存器IP指令指針內部通信寄存器20位地址加法器 REGx16 偏移量指令隊列FIFO 8088是4B 8086是6B總線控制電路 1 2 216位微處理器 i8086 i8088 2 BIU 與內存及I O芯片接口 提供總線控制信號 執(zhí)行外部總線周期 根據EU請求完成取指和數據交換 EU 指令執(zhí)行 進行數據處理和有效地址計算并管理R 1 2 216位微處理器 i80186 i80188 2 Intel80186 80188單片機 內含8MHz主頻 68引腳的8086 8088時鐘發(fā)生器片選和準備好電路一個中斷控制器 PIC 1 二個DMA通道 DMAC 2 三個定時器 計數器 CNT 3 應用 智能控制器 網卡等 1 2 216位微處理器 i80286 1 3 Intel80286 1982年 1 概況增強16位 線寬1 5 2 m 13 4萬管 6 25MHz主頻DB 16四列直插封裝AB 24片內MMU 物理地址16MB 虛擬地址1GB工作模式 實 地址 模式 8086全部功能 保護 虛擬地址 模式 實模式 存儲管理 虛存支持 保護 多任務多用戶支持 4級特權保護 支持OS與任務分離 支持任務中程序與數據保護CS DS SS ESTSS任務狀態(tài)段 DTS描述符表段 GDT LDT IDT 15條新指令 1 2 216位微處理器 i80286 2 總線部件BU指令部件IU執(zhí)行部件EU地址部件AU每個部件可與其他部件異步并行操作 運行速度比較快 1 2 216位微處理器 i80286 3 2 內部結構 BU IU EU AUBU CPU DB與80287FPU接口預取器和6B指令隊列IU 指令譯碼器 指令字節(jié) 69位微碼已譯碼指令隊列 容納3條指令EU ALU寄存器組 通用寄存器 FLAGS控制電路 69位微碼 控制電位序列AU 實地址模式 段基址 偏移量 20位物理地址保護模式 存儲保護 許可性 段限制邏輯地址 線性地址即24位物理地址 1 2 332位微處理器 i80386 1 1 Intel80386系列 1985 10 全32位體系結構MMU片內 Cache片外1 5 1 0 m CHMOS工藝 132引腳 27 5萬管主頻 12 5 40MHz物理地址4GB 虛存空間64TB段頁式虛存6級流水線 1 內部結構 6個部件組成 指令流水線 地址流水線 總線接口部件 CPU 芯片總線特權請求控制器地址驅動器總線帶寬控制器多路收發(fā)器接收預取部件取指和執(zhí)行部件傳數的請求 并做優(yōu)先權處理 產生總線周期地址 數據和控制信號 與其它總線主控設備和協(xié)處理器接口 1 2 332位微處理器 i80386 2 總線接口指令預取指令譯碼執(zhí)行分段分頁部件 1 2 332位微處理器 i80386 3 指令預取部件預取器 總線空閑時 通過BIU按序取指送入預取隊列 預取隊列 16B 指令譯碼部件 指令譯碼部件指令譯碼 指令字節(jié) 內部碼已譯碼指令隊列 緩沖深度3條指令 部件組成80386的指令流水線 執(zhí)行部件控制器數據處理器保護檢測把已譯碼指令隊列中的內部碼轉換成時序控制信號 其他部件協(xié)同完成指令操作 還用專用硬件加速某些操作的執(zhí)行 分段部件 邏輯地址 線性地址三輸入加法器描述符寄存器限長和屬性PLA經過分段有效性檢查 把邏輯地址轉換成線性地址 1 2 332位微處理器 i80386 4 分頁部件 線性地址 物理地址加法器頁Cache控制和特性PLA允許分頁時 將從分段部件或指令預取部件得到的線性地址轉換成物理地址 并用TLB加速地址變換 變換后的物理地址送BIU 完成了內存與I O的存取 部件組成80386的地址流水線 部件構成存儲器管理部件MMU 1 2 332位微處理器 i80386 5 2 寄存器組32位寄存器 EAX EBX ECX EDX ESI EDI EBP ESP指令指針 EIP 32 IP 16 EFLAGS VM RF NT IOPL OF DF IF TF SF ZF AF PF CFVM 虛擬8086模式RF 恢復標志NT 任務嵌套IOPL I O特權級控制RCR0 定義控制標志CR1 保留CR2 頁故障線性地址CR3 頁目錄表基址系統(tǒng)地址寄存器測試寄存器調試寄存器段寄存器 16位 CS SS DS ES FS GS 1 2 332位微處理器 i80386 6 3 工作模式實模式 與8086相同 可以處理32位數據 增加FS GS保護模式 4GB物理空間 段長可達1MB 不用頁 4GB 啟動頁 多任務保護機制虛擬8086模式 實模式 保護功能 4 存儲地址空間物理地址空間4GB虛擬地址空間64TB 1 2 332位微處理器 i80386 7 5 80386Family80386DX全32位 80386原型80386SX外部DB16位 外部AB24位80386SL采用低功耗和SMM 系統(tǒng)管理模式 的80386SX3 3V和5V電源 SMI和靜態(tài)CMOS工藝 系統(tǒng)閑置時工作頻率降到0Hz進入休眠狀態(tài) 功耗低于0 25W80386DL采用SL技術的80386DX 低功耗和節(jié)能型80386EXAB為26位的80386SX 增加系統(tǒng)管理模式和能源管理技術 主要應用于嵌入式系統(tǒng) 1 2 332位微處理器 i80486 1 2 Intel80486系列 1989 4 1 特點1 0 0 8 m工藝120萬管25 120MHz168針PGARISC技術 40MIPS 常用指令執(zhí)行僅1T微碼控制 部分硬布線邏輯 降低指令執(zhí)行的時鐘數突發(fā)總線 BurstBUS 技術 地址相關的16B數據I O內部集成了FPU和Cache 并支持二級Cache內部結構 總線接口部件指令預取部件指令譯碼部件控制部件整數部件段部件 重定位頁部件 固定頁面Cache 數據與指令共用8KB 4路組相聯(lián)FPU 算術運算 超越函數全32位體系結構 地址總線 數據總線和寄存器組數據總線動態(tài)變換 8 16 32位 1 2 332位微處理器 i80486 2 總線接口指令預取指令譯碼控制整數分段分頁Cache浮點部件 1 2 332位微處理器 i80486 3 2 80486系列80486DX 80386 80387 8KBCache及控制器80486SX 80386 8KBCache及控制器80486SL低功耗節(jié)能型80486DX能工作在3 3V 電源切斷電路 SMI 休眠狀態(tài)80486SX2時鐘倍頻技術的80486SX80486DX2時鐘倍頻技術的80486DXIntelDX4時鐘3倍頻技術的80486DX0 6 m工藝 3 3V 時鐘頻率100NHz 16KBCache 1 2 332位微處理器 Pentium 1 3 IntelPentium系列 1 Pentium 1993 3 奔騰0 8 0 6 m靜態(tài)BiCMOS工藝 310萬管 273腳PGA 60 233MHz主頻 RISC與CISC結合產品 超級流水線 U V兩條流水線 1T執(zhí)行2條指令 每條流水線都有ALU 地址生成邏輯和數據Cache接口 5級流水 高性能FPU 浮點數運算高度流水線化 8級流水 每T可完成1 2個浮點操作獨立的指令Cache和數據Cache 都是8KB 數據Cache有二個接口分別與U V兩條流水線相連 2路組相聯(lián)存儲器 分支預測 提高性能到達90MIPS分支目標緩沖器 BTB 的小Cache來動態(tài)預測程序的分支操作 64位外部DB 用于同內存以528MB S 66MHz鐘頻 交換數據 1個突發(fā)總線周期讀入256位數據 1 2 332位微處理器 Pentium 2 600nmBiCMOS工藝超級流水線高性能FPU獨立指令和數據CACHE分支預測外部DB64位 1 2 332位微處理器 PentiumPro 1 2 PentiumPro 1995 11 高能奔騰0 6 0 25 m四層BiCMOS工藝 387腳PGA 155 433MHz CPU內核 有8KB代碼L1Cache 8KB數據L1Cahce 550萬管 與CPU同頻的256KBL2Cache 1550萬管 64位全速總線相連 5個并行處理單元 整數 2 存儲 1 裝載 1 浮點 1 CISC指令RISC化 將指令分解為微操作亂序執(zhí)行 Outoforderexecution CPU允許指令不按程序順序發(fā)給處理單元 能提前的立即分發(fā)執(zhí)行 然后重排單元將結果按指令順序重排 CPU內電路滿負荷 提高其運行速度動態(tài)分支預測和推測執(zhí)行 dynamicbranchprediction speculativeexec 3路超標量結構和14級流水線結構 提高并行處理能力 1 2 332位微處理器 PentiumPro 2 1 2 332位微處理器 PentiumMMX 3 PentiumMMX Multimediaextension 1997 1 多能奔騰0 35 mCMOS工藝 450萬管 160 233MHz 4種新的數據類型 8個64位寄存器和57條新指令 對IA 32指令系統(tǒng)擴展 浮點寄存器別名映象 A V 圖形圖象處理 多媒體及通信 新數據類型 緊縮的字節(jié) 字 雙字和四字的64位數據放在8個64位寄存器 采用SIMD技術單指令處理多個數據飽和運算 環(huán)繞處理 F000H 4000H 3000H溢出截斷 低位返回 進位丟失飽和運算 F000H 4000H FFFFH溢出結果截至數據類型最大 小位適用于圖形等多媒體處理積和運算 矢量點積和矩陣乘法是A V和圖象數據基本運算指令 PMADDWD積和運算指令用于壓縮 解壓SIMD技術 與緊縮數據類型配合提高性能 1 2 332位微處理器 PentiumII 4 PentiumII 1997 5 AMDK6 20 25 m工藝 750萬管 233 450MHzPII PentiumPro PentiumMMX兩級Cache L1為16KB 16KB L2為512KB 移到片外 運行頻率為CPU核心頻率一半 64位高速總線 除掉L2Cache即為Celeron 賽揚 處理器 浮點與PII持平 后加入高速128KBCache 動態(tài)執(zhí)行多分支預測 預測程序流向 加速處理器的工作流程 數據流分析 分析指令流數據依賴關系 優(yōu)化指令執(zhí)行排序 推測執(zhí)行 并行推測執(zhí)行指令 使執(zhí)行單元始終處于運行狀態(tài) 雙重獨立總線結構DIBL2Cache總線 L2Cache與CPU專用總線 和系統(tǒng)總線 用于Mem 可提供3倍于單一總線結構處理器的帶寬性能 單邊接觸盒 SEC 封裝CPU和L2Cache SEC Slot1 主板雙64位后端總線非PGA242觸點 1 2 332位微處理器 PentiumIII 5 PentiumIII 1999 2 AMDK7 Athlon0 25 m工藝 950萬管 70條SSE StreamingSIMDExtensions 指令 用于語言識別 實時壓縮 三位圖象處理 A V處理 L1Cache 16KB指令Cache和16KB數據Cache L2Cache 512KB 為CPU核心速度的一半 8x128bit單精度寄存器 同時處理4個單精度 4x32位 浮點變量 20億次 秒浮點運算 繼承了PII的動態(tài)執(zhí)行 雙重獨立總線技術 100MHz前端總線 1 2 332位微處理器 PIIICoppermine 6 PentiumIIICoppermine 1999 10 0 18 m工藝 主頻733MHz 外頻133MHz 2800萬管 1 1 1 7V256KB的L2Cache置于片內 工作在CPU核心頻率下Cache轉換架構L2Cache 256b寬通路 每時鐘傳32B 帶寬11 2GB S 先進的系統(tǒng)緩沖器填充Buffer 4 6總線隊列 4 8回寫緩沖器 1 4移動PC的SpeedStep技術降低速度和電壓后 延長運行時間 外接電源時 以全速全壓運行 2000 6AMDAthlon Thunderbird 雷鳥 與PIIICoppermine有相同的緩存特性 同時將L2緩存間聯(lián)合并發(fā)處理的通道數從2個增到16個 性能提升 1 2 332位微處理器 ProPIIPIII 1 2 332位微處理器 Pentium4 1 7 PentiumIV或Pentium4 2000 11 0 18 m工藝 6層鋁金屬層 4200萬管 面向互聯(lián)網技術 內核構架NetBurst IA 32體系結構超級流水線技術 20級 PIII是10級 ALU用內核頻率的2倍 直接加速了整數指令的執(zhí)行速度 將取指 譯碼 取數 執(zhí)行和回寫分給指令流水線不同級同時處理執(zhí)行跟蹤緩存指令L1Cache ExectcionTraceCache指令解碼 執(zhí)行跟蹤緩存 1200條微操作 第1級流水出現(xiàn)分支預測錯誤 可從跟蹤緩存中重新獲取微操作 減少預測錯誤影響 高級動態(tài)執(zhí)行引擎 為EU動態(tài)提供指令不使其停頓不等待數據的指令送到EU去執(zhí)行增強的分支預測功能和BTB 4KB 高效的亂序推測能力減少預測失敗引起的延遲快速執(zhí)行引擎 ALU在時鐘的上升和下降沿都執(zhí)行運算 是CPU主頻的兩倍 平均半個時鐘周期完成1條指令 采用的是時鐘緩沖 Clockbuffering 電路 1 2 332位微處理器 Pentium4 2 1 2 332位微處理器 Pentium4 3 SSE2指令 對Internet 3D和多媒體技術144組指令提升多媒體指令的執(zhí)行性能128bit的MMX寄存器128bit的SIMD整數運算128bit的雙精度浮點運算提升多媒體指令的執(zhí)行性能 如DVD MP3 MPEG 4的回放400MHz系統(tǒng)總線配合800MHz的RDRAM 其內存帶寬 即3 2GB s數據傳輸率采用QDR QuadDateRate 技術 4條64位數據流 1 2 464位微處理器 基本術語 指令集CISC X86 x86 64指令集的Intel AMD等處理器 RISC PowerPC SPARC PA RISC MIPS Alpha等EPIC Itanium ItaniumIIX86 64 AMD64 EM64T 前身是IA 32E CPU擴展指令集MMX 57條多媒體指令SSE 70條 50條SIMD浮點運算 12條MMX整數運算 8條優(yōu)化數據塊傳輸SSE2 144條 SSE部分和MMX部分SSE3 13條 數據傳輸 數據處理 特殊處理 優(yōu)化命令 超線程性能增強超標量和超流水線超流水線通過流水細化 提高主頻 在1T內完成多個操作 以時間換取空間 超標量是內置多路流水線實時執(zhí)行多處理器 以空間換取時間封裝針柵陣列 PGA 封裝的MPU使用socket插座單邊接觸盒 SEC 封裝的MPU使用slotX 1 2 464位微處理器 Itanium 1 Itanium 開發(fā)代碼Merced 安騰 Intel和HP IA 64架構 64位尋址能力和64位寄存器工藝 Madison100nm Montecito90nm 4 1億管 指令定長 降低解碼復雜度 指令可對寄存器操作 顯式并行指令計算 EPIC 技術編譯器 分析指令間依賴關系無依賴關系的指令組合執(zhí)行部件 成組的指令群并行執(zhí)行并行調度是編譯時由軟件決定 硬件調度會增加復雜性和提高成本3級高速緩存 L132KB 指令和數據 L2256KB L31 5 6MBItanium2的L3有9MB 其雙核的L3有24MB IA 64的分支預測在編譯控制 分支判斷與分支語句同時執(zhí)行 投機裝載 數據預裝數據提前幾十個周期放入L1Cache 避免未命中 減少訪存 主頻高900MHz 1 5GHz 400MHz系統(tǒng)總線 CPU帶寬6 4GB s 1 2 464位微處理器 ItaniumII IA 64架構 向雙核或多核發(fā)展主要特點 EPIC指令集分支預測推測執(zhí)行集束指令工作模式 由處理器狀態(tài)寄存器PSR決定執(zhí)行IA 64指令集還是IA 32指令集5組部件 指令處理 執(zhí)行 控制 內存子系統(tǒng) IA 32兼容執(zhí)行引擎IA 32兼容執(zhí)行引擎 指令預取 解碼 調度和控制 專用執(zhí)行單元 通用寄存器 選擇器 描述符寄存器 浮點寄存器 MMX寄存器 SIMD流擴展寄存器等IA 32EC技術 IA 32執(zhí)行層技術將IA 32代碼譯成原始IA 64代碼 充分利用IA 64強大資源 IA 32EL軟件是與硬件分離的執(zhí)行層軟件 可全面增強IA 64系統(tǒng)上IA 32軟件的執(zhí)行性能爭議問題 IA 64處理器引入了x86toIA 64解碼器 但不是最有效 2 AMD64AMD使用x86結構并擴展到64位來獲得x86 64結構 處理器能全速高性能地運行x86和x86 64程序 64位模式不采用分段模式 具有長模式和遺傳模式 長模式包括64位模式和兼容模式 允許現(xiàn)有程序無需修改就運行在長模式下 真正的64位x86芯片 增加到16個64位REG 8組128位SSEREG 給SIMD提供更多空間 1 2 464位微處理器 AMD64 1 1 2 464位微處理器 AMD64 2 AMD64位MPU體系架構 Hammer 面向4路及8路服務器市場 補充AthlonMP32位MPU適用于大型數據庫 數據挖掘 在線事務處理等企業(yè)級應用集成化的DDRDRAM控制器 支持ECC內存 檢查和糾正內存中的代碼錯AMD的HyperTransport總線結構 使PC內部芯片之間的數據傳輸速率達到12 8Gbps此技術得到Apple Cisco Sun Transmeta Nvidia API PMC Sierra等支持AMD支持64位技術 Athlon64系列 速龍 Opteron系列 皓龍 Sempron系列 閃龍 Turion系列 炫龍 1 2 464位微處理器 IntelEM64T 3 IntelEM64T 前身是IA 32E Intel擴展64位內存技術 增強IA 32結構 擴展到64位結構操作 完全兼容現(xiàn)在的IA 32結構和x86 64技術 具有傳統(tǒng)IA 32模式和擴展IA 32e模式 擴展IA 32e模式包括64位模式和兼容模式 由擴展功能激活寄存器IA 32 EFER選定 64位模式下具有以下特性 64位線性平面地址 增加8個新的通用寄存器 都擴展到64位 增加8個128位SIMD流擴展寄存器 SSE SSE2和SSE3 64位寬的通用寄存器和指令指針寄存器 1 2 5微處理器簡介匯總 1 1 2 5微處理器簡介匯總 2 1 2 5微處理器簡介匯總 3 1 2 5微處理器簡介匯總 4 1 3微機接口技術 微機接口技術是通過硬件的連接和軟件的控制 將微處理器和各種LSI VLSI接口芯片有效地結合成微計算機系統(tǒng)的技術 應用接口技術的任務是對微機系統(tǒng)進行硬 軟件設計 使微機能夠有效地與外部世界和用戶進行聯(lián)系 充分發(fā)揮它的效能 硬件接口設計的任務是選擇和使用適當的LSI VLSI接口芯片構筑微處理器與系統(tǒng)部件 外部設備間的接口 軟件接口設計的任務是編制相應程序使可編程接口芯片發(fā)揮應有的功能和提高微機系統(tǒng)的性能和效率 1 3 1微機接口的類型 運行輔助 1 運行輔助接口微機的功能處于最 低 基本水平所需的接口CPU芯片總線變換成系統(tǒng)總線的那些接口地址鎖存數據驅動和收發(fā)時鐘和片選等電路外存通過EIDE或SCSI接口與主機系統(tǒng)連接 1 3 1微機接口的類型 用戶交互 2 用戶交互接口用戶與主機系統(tǒng)交互的接口表示方法和表現(xiàn)速度的轉換終端 鍵盤 鼠標 操縱桿 光筆 錄入筆 語音識別顯示 打印 語言合成表示方法的轉換 外設進行轉換計算機與外設的不同表示表現(xiàn)速度的同步 硬件中斷或軟件輪詢使速度匹配主機與用戶交互主機與外設交互串并行接口的數據轉換 速率匹配 1 3 1微機接口的類型 傳感和控制 3 傳感和控制接口微機控制系統(tǒng)應用 傳感接口監(jiān)測狀態(tài) 控制接口驅操作傳感接口 A DC 模擬量 數字量數字量 系統(tǒng)總線接口 緩沖 接收 驅動傳送給微機處理控制接口 D AC 數字量轉換成模擬量 電壓或電流直接或通過機電接口對外部世界控制控制接口有時比較復雜 1 3 2微機接口的基本功能- 配套講稿:
如PPT文件的首頁顯示word圖標,表示該PPT已包含配套word講稿。雙擊word圖標可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設計者僅對作品中獨創(chuàng)性部分享有著作權。
- 關 鍵 詞:
- 微機原理 微機 原理 PPT 課件
裝配圖網所有資源均是用戶自行上傳分享,僅供網友學習交流,未經上傳用戶書面授權,請勿作他用。
鏈接地址:http://m.appdesigncorp.com/p-7202699.html