《《數(shù)字電子技術(shù)基礎(chǔ)》第五版閻石第6章時序邏輯電路.ppt》由會員分享,可在線閱讀,更多相關(guān)《《數(shù)字電子技術(shù)基礎(chǔ)》第五版閻石第6章時序邏輯電路.ppt(38頁珍藏版)》請?jiān)谘b配圖網(wǎng)上搜索。
1、第6章 時序邏輯電路,6.1 概述6.2 時序邏輯電路的分析方法6.3 時序邏輯電路的設(shè)計(jì)方法6.4 若干常用時序邏輯電路,6.1 概述,一、時序邏輯電路的特點(diǎn) 功能上:任一時刻的輸出不僅取決于該時刻的輸入,還與電路原來的狀態(tài)有關(guān)。,2. 電路結(jié)構(gòu)上: 時序邏輯電路包含組合邏輯電路和存儲電路兩個部分; 存儲電路的輸出狀態(tài)必須反饋到組合電路的輸入端,與輸入信號一起,共同決定組合邏輯電路的輸出。,二、時序電路功能描述可以用三個方程來描述,三、時序電路的分類,1. 根據(jù)動作特點(diǎn)分 同步時序電路:存儲電路中所有觸發(fā)器的時鐘使用統(tǒng)一的CLK,狀態(tài)變化發(fā)生在同一時刻 異步時序電路:沒有統(tǒng)一的CLK,觸發(fā)器
2、狀態(tài)的變化有先有后 2. 按輸出信號特點(diǎn)分 Mealy型: Moore型:,6.2 時序電路的分析方法,6.2.1 同步時序電路的分析 一、時序邏輯電路的分析 給定時序電路,分析該電路的邏輯功能,即找出在輸入和CLK作用下,電路的次態(tài)和輸出。 二、同步時序電路的分析方法 從給定電路寫出存儲電路中每個觸發(fā)器的驅(qū)動方程,即觸發(fā)器每個輸入信號的邏輯函數(shù)式,得到整個電路的驅(qū)動方程; 將驅(qū)動方程代入觸發(fā)器的特性方程,得到狀態(tài)方程; 從給定邏輯電路圖寫出輸出方程; 寫出整個電路的狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖和時序圖; 由狀態(tài)轉(zhuǎn)換表或狀態(tài)轉(zhuǎn)換圖得出電路的邏輯功能。,例6.2.1 試分析下圖所示的時序邏
3、輯電路的邏輯功能,寫出它的驅(qū)動方程、狀態(tài)方程和輸出方程,寫出電路的狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)轉(zhuǎn)換圖和時序圖。 FF1、 FF2、 FF3均為主從JK觸發(fā)器,下降沿觸發(fā),輸入懸空時和邏輯1狀態(tài)等效。,解:,此電路沒有輸入變量,屬于Moore型的時序邏輯電路。,6.2.2 時序邏輯電路的狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖、狀態(tài)機(jī)流程圖、時序圖,理論上講,有了邏輯電路的三個方程應(yīng)該說已經(jīng)可以清楚描述一個電路的邏輯功能,但通過該例題發(fā)現(xiàn),從這一組方程卻不能確定電路具體用途。 因此需要在時鐘信號作用下將電路所有的的狀態(tài)轉(zhuǎn)換全部列出來。,描述時序邏輯電路所有狀態(tài)的方法有狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖、狀態(tài)機(jī)流程圖和時序圖。下面結(jié)
4、合例題6.2.1介紹這幾種方法。,一、狀態(tài)轉(zhuǎn)換表:,根據(jù)狀態(tài)方程將所有的輸入變量和電路初態(tài)的取值,帶入電路的狀態(tài)方程和輸出方程,得到電路次態(tài)和輸出值,列成表即為狀態(tài)轉(zhuǎn)換表。,由狀態(tài)轉(zhuǎn)換表可知,為七進(jìn)制加法計(jì)數(shù)器,Y為進(jìn)位脈沖的輸出端。,設(shè)初態(tài)Q3Q2Q1=000,由狀態(tài)方程和輸出方程可得狀態(tài)轉(zhuǎn)換表:,二、狀態(tài)轉(zhuǎn)換圖:,將狀態(tài)轉(zhuǎn)換表以圖形的方式直觀表示出來,即為狀態(tài)轉(zhuǎn)換圖,三、時序圖:,在時鐘脈沖序列的作用下,電路的狀態(tài)、輸出狀態(tài)隨時間變化的波形叫做時序圖。由狀態(tài)轉(zhuǎn)換表或狀態(tài)轉(zhuǎn)換圖可得:,例6.2.2 分析下圖所示的時序邏輯電路的功能,寫出電路的驅(qū)動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖
5、。,此電路有輸入變量,屬于Mealy型的時序邏輯電路,D觸發(fā)器的特性方程為Q *D,得,解:,A0時,A1時,(4)列狀態(tài)轉(zhuǎn)換表,可以合成一個狀態(tài)轉(zhuǎn)換表為:,故此電路為有輸入控制的邏輯電路,為可控計(jì)數(shù)器,A0為加法計(jì)數(shù)器,A1為減法計(jì)數(shù)器。,(5)狀態(tài)轉(zhuǎn)換圖:,6.4 時序邏輯電路的設(shè)計(jì),同步時序邏輯電路設(shè)計(jì)的一般步驟,一 、邏輯抽象,得出電路的狀態(tài)轉(zhuǎn)換圖或狀態(tài)轉(zhuǎn)換表,1.分析給定的邏輯問題,確定輸入變量、輸出變量以及電路的狀態(tài)數(shù)。通常取原因(或條件)作為輸入邏輯變量,取結(jié)果作輸出邏輯變量;,2.定義輸入、輸出邏輯狀態(tài)和每個電路狀態(tài)的含義,并將電路狀態(tài)順序編號;,3.按照題意列出電路的狀態(tài)轉(zhuǎn)換
6、表或畫出電路的狀態(tài)轉(zhuǎn)換圖。,二、 狀態(tài)化簡,若兩個電路狀態(tài)在相同的輸入下有相同的輸出,并且轉(zhuǎn)換到同樣的一個狀態(tài)去,則稱這兩個狀態(tài)為等價(jià)狀態(tài)。 等價(jià)狀態(tài)可以合并,這樣設(shè)計(jì)的電路狀態(tài)數(shù)少,電路越簡。,三、 狀態(tài)分配,狀態(tài)分配也叫狀態(tài)編碼,a.確定觸發(fā)器的數(shù)目n 狀態(tài)數(shù)M ,應(yīng)滿足2n1
7、爾型同步時序電路,在時鐘信號操作下自動地依次從一種狀態(tài)轉(zhuǎn)換為另一種狀態(tài)。 設(shè)進(jìn)位輸出信號為C,有進(jìn)位輸出為C1,無進(jìn)位輸出時C0。,給出狀態(tài)轉(zhuǎn)換圖:根據(jù)題意,M13,其狀態(tài)轉(zhuǎn)換圖如圖6.4.2所示。,給出狀態(tài)表: 由于M13,故應(yīng)取n=4,取其中的13個狀態(tài)。按十進(jìn)制數(shù)取00001100十三個狀態(tài),其狀態(tài)表為,寫出輸出端的狀態(tài)方程:,根據(jù)狀態(tài)表得出其各輸出次態(tài)的卡諾圖如下,各輸出端的卡諾圖及狀態(tài)方程如下,則可寫出電路的狀態(tài)方程和輸出方程為,若選用JK觸發(fā)器,則可得出各觸發(fā)器的驅(qū)動方程為:,由驅(qū)動方程可畫出十三進(jìn)制計(jì)數(shù)器的邏輯電路,最后,檢查能否自啟動:全部狀態(tài)轉(zhuǎn)換圖如下,故電路可以自啟動。,
8、例6.4.2 設(shè)計(jì)一個串行數(shù)據(jù)檢測器。對它的要求是:連續(xù)輸入3個或3個以上的1時輸出為1,其它情況下輸出為0.,解:設(shè)輸入數(shù)據(jù)為輸入變量,用X表示;檢測結(jié)果為輸出變量,用Y表示,設(shè)S0為沒有1輸入的以前狀態(tài),S1為輸入一個1以后的狀態(tài),S2為輸入兩個1以后的狀態(tài),S3為連續(xù)輸入3個或3個以上1的狀態(tài)。其狀態(tài)轉(zhuǎn)換表為,由狀態(tài)表可以看出,S2和S3為等價(jià)狀態(tài),可以合并成一個。其化簡后狀態(tài)圖為,狀態(tài)轉(zhuǎn)換圖為,,由于電路的狀態(tài)為3個,故M3,應(yīng)取觸發(fā)器的數(shù)目為n2。取00、01和10分別對應(yīng)S0、S1和S3,若選定的觸發(fā)器為JK觸發(fā)器,則其輸出端的卡諾圖為,,狀態(tài)方程和輸出方程為:,可得驅(qū)動方程為,若采用JK觸發(fā)器,則其特性方程為,將化簡后的狀態(tài)方程化為JK觸發(fā)器的特性方程形式,即,得邏輯電路圖:,此電路可以自啟動,將狀態(tài)“11” 代入狀態(tài)方程和輸出方程,分別求X=0/1下的次態(tài)和現(xiàn)態(tài)下的輸出,