《微機原理與接口技術(shù)》課程總結(jié).doc
《《微機原理與接口技術(shù)》課程總結(jié).doc》由會員分享,可在線閱讀,更多相關(guān)《《微機原理與接口技術(shù)》課程總結(jié).doc(3頁珍藏版)》請在裝配圖網(wǎng)上搜索。
一、 選擇題: A組: 1.如果采用偶校驗方式,下列接收端收到的校驗碼中,( A )是不正確的 A、00100 B、10100 C、11011 D、11110 2、某一邏輯函數(shù)真值表確定后,下面描述該函數(shù)功能的方法中,具有唯一性的是( B ) A、邏輯函數(shù)的最簡與或式 B、邏輯函數(shù)的最小項之和 C、邏輯函數(shù)的最簡或與式 D、邏輯函數(shù)的最大項之和 3、在下列邏輯電路中,不是組合邏輯電路的是( D ) A、譯碼器 B、編碼器 C、全加器 D、寄存器 4、下列觸發(fā)器中沒有約束條件的是( D ) A、基本RS觸發(fā)器 B、主從RS觸發(fā)器 C、同步RS觸發(fā)器 D、邊沿D觸發(fā)器 5、555定時器不可以組成 D 。 A.多諧振蕩器 B.單穩(wěn)態(tài)觸發(fā)器 C.施密特觸發(fā)器 D.JK觸發(fā)器 6、編碼器(A )優(yōu)先編碼功能,因而( C )多個輸入端同時為1。 A、有 B、無 C、允許 D、不允許 7、( D )觸發(fā)器可以構(gòu)成移位寄存器。 A、基本RS觸發(fā)器 B、主從RS觸發(fā)器 C、同步RS觸發(fā)器 D、邊沿D觸發(fā)器 8、速度最快的A/D轉(zhuǎn)換器是( A )電路 A、并行比較型 B、串行比較型 C、并-串行比較型 D、逐次比較型 9、某觸發(fā)器的狀態(tài)轉(zhuǎn)換圖如圖所示,該觸發(fā)器應(yīng)是( C ) A. J-K觸發(fā)器 B. R-S觸發(fā)器 C. D觸發(fā)器 D. T觸發(fā)器 10.(電子專業(yè)作)對于VHDL以下幾種說法錯誤的是(A ) A VHDL程序中是區(qū)分大小寫的。 B 一個完整的VHDL程序總是由庫說明部分、實體和結(jié)構(gòu)體等三部分構(gòu)成 C VHDL程序中的實體部分是對元件和外部電路之間的接口進行的描述,可以看成是定義元件的引腳 D 結(jié)構(gòu)體是描述元件內(nèi)部的結(jié)構(gòu)和邏輯功能 B組: 1、微型計算機和數(shù)字電子設(shè)備中最常采用的數(shù)制是--------------------------------( A ) A.二進制 B.八進制 C. 十進制 D.十六進制 2、十進制數(shù)6在8421BCD碼中表示為-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000 2 3、在圖1所示電路中,使__ AY=的電路是---------------------------------------------( A ) A. ○1 B. ○2 C. ○3 D. ○4 4、接通電源電壓就能輸出矩形脈沖的電路是------------------------------------------( D ) A. 單穩(wěn)態(tài)觸發(fā)器 B. 施密特觸發(fā)器 C. D觸發(fā)器 D. 多諧振蕩器 5、多諧振蕩器有-------------------------------------------------------------------------------( C ) A. 兩個穩(wěn)態(tài) B. 一個穩(wěn)態(tài) C. 沒有穩(wěn)態(tài) D. 不能確定 6、已知輸入A、B和輸出Y的波形如下圖所示,則對應(yīng)的邏輯門電路是-------( D ) A. 與門 B. 與非門 C. 或非門 D. 異或門 7、下列電路中屬于時序邏輯電路的是------------------------------------------------------( B ) A. 編碼器 B. 計數(shù)器 C. 譯碼器 D. 數(shù)據(jù)選擇器 8、在某些情況下,使組合邏輯電路產(chǎn)生了競爭與冒險,這是由于信號的---------( A ) A. 延遲 B. 超前 C. 突變 D. 放大 9、下列哪種觸發(fā)器可以方便地將所加數(shù)據(jù)存入觸發(fā)器,適用于數(shù)據(jù)存儲類型的 時序電路--------------------------------------------------------------------------------( C ) A. RS觸發(fā)器 B. JK觸發(fā)器 C. D觸發(fā)器 D. T觸發(fā)器 10、電路和波形如下圖,正確輸出的波形是-----------------------------------------------( A ) A. ○1 B. ○2 C. ○3 D. ○4 C組: 1.十進制數(shù)25用8421BCD碼表示為 A 。 A.11001 B.0010 0101 C.100101 D.10001 2. 當邏輯函數(shù)有n個變量時,共有 D 個變量取值組合? A. n B. 2n C. n2 D. 2n 3.在何種輸入情況下,“與非”運算的結(jié)果是邏輯0。 D A.全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是1 4.存儲8位二進制信息要 D 個觸發(fā)器。 3 A.2 B.3 C.4 D.8 5.欲使JK觸發(fā)器按Qn+1 =Qn工作,可使JK觸發(fā)器的輸入端 A 。 A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=0 6.多諧振蕩器可產(chǎn)生 B 。 A.正弦波 B.矩形脈沖 C.三角波 D.鋸齒波 7.在下列邏輯電路中,不是組合邏輯電路的是 A 。 A.譯碼器 B.編碼器 C.全加器 D.寄存器 8.八路數(shù)據(jù)分配器,其地址輸入端有 B 個。 A.2 B.3 C.4 D.8 9.8位移位寄存器,串行輸入時經(jīng) D 個脈沖后,8位數(shù)碼全部移入寄存器中。 A.1 B.2 C.4 D.8 10.一個無符號8位數(shù)字量輸入的DAC,其分辨率為 D 位。 A.1 B.3 C.4 D.8 D組: 1、下列四個數(shù)中,最大的數(shù)是( B ) A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)10 2、下列關(guān)于異或運算的式子中,不正確的是( B ) A、AA=0 B 、1=AA C、A0=A D、A 1=A 3、下列門電路屬于雙極型的是( A ) A、OC門 B、PMOS C、NMOS D、CMOS 4、對于鐘控RS觸發(fā)器,若要求其輸出“0”狀態(tài)不變,則輸入的RS信號應(yīng)為( A ) A、RS=X0 B、RS=0X C、RS=X1 D、RS=1X 5、如圖所示的電路,輸出F的狀態(tài)是( D ) A、A B、A C、1 D、0 6、AB+A 在四變量卡諾圖中有( B )個小格是“1”。 A、13 B、12 C、6 D、5 7、二輸入與非門當輸入變化為( A )時,輸出可能有競爭冒險。 4 A. 01→10 B. 00→10 C. 10→11 D. 11→01 8、N個觸發(fā)器可以構(gòu)成能寄存( B )位二進制數(shù)碼的寄存器。 A.N-1 B.N C.N+1 D.2N 9、以下各電路中,( B )可以產(chǎn)生脈沖定時。 A. 多諧振蕩器 B.單穩(wěn)態(tài)觸發(fā)器 C.施密特觸發(fā)器 D.石英晶體多諧振蕩器 10、輸入至少( B )位數(shù)字量的D/A轉(zhuǎn)換器分辨率可達千分之一。 A. 9 B. 10 C. 11 D. 12 E組: 1、下列編碼中,屬可靠性編碼的是________。 A.格雷碼 B. 余3碼 C. 8421BCD碼 D. 2421BCD碼 2、下列電路中,不屬于時序邏輯電路的是________。 A.計數(shù)器 B.加法器 C.寄存器 D.M序列信號發(fā)生器 3、下列函數(shù)Y=F(A,B,C,D)中,是最小項表達式形式的是________。 A.Y=A+BC B.Y=ABCD+AC C .DCBADCBAY+= D .BCDACDBAY+= 4、要實現(xiàn)nnQQ=+1,JK觸發(fā)器的J、K取值應(yīng)為________。 A.J=0,K=0 B.J=0,K=1 C.J=1,K=0 D.J=1,K=1 5、用555定時器組成施密特觸發(fā)器,外接電源VCC=12V電壓,輸入控制端CO外接10V電壓時,回差電壓為________。 A. 4V B. 5V C. 8V D. 10V 二、 判斷題: A組: 1、MP3音樂播放器含有D/A轉(zhuǎn)換器,因為要將存儲器中的數(shù)字信號轉(zhuǎn)換成優(yōu)美動聽的模擬信號——音樂。( √ ) 2、真值表、函數(shù)式、邏輯圖、卡諾圖和時序圖,它們各具有特點又相互關(guān)聯(lián)。( √ ) 3、有冒險必然存在競爭,有競爭就一定引起冒險。( ) 4、時序邏輯電路的特點是:電路任一時刻的輸出狀態(tài)與同一時刻的輸入信號有關(guān),與原有狀態(tài)沒有任何的聯(lián)系( ) 5、(電子專業(yè)作)FPGA是現(xiàn)場可編程門陣列,屬于低密度可編程器件。( ) B組: 5 1、時序電路無記憶功能,組合邏輯電路有記憶功能。--------------------------------------( ) 2、在普通編碼器中,任何時刻都只允許輸入二個編碼信號,否則輸出將發(fā)生混亂。( ) 3、基本的RS觸發(fā)器是由二個與非門組成。----------------------------------------------------( √ ) 4、A/D轉(zhuǎn)換器是將數(shù)字量轉(zhuǎn)換為模擬量。-----------------------------------------------------( ) 5、邏輯電路如下圖所示,只有當A=0,B=0時Y=0才成立。----------------------------( √ ) C組: 1.若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。( ) 2.三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。( ) 3.D觸發(fā)器的特性方程為Qn+1=D,與Qn無關(guān),所以它沒有記憶功能。( ) 4.編碼與譯碼是互逆的過程。( √ ) 5.同步時序電路具有統(tǒng)一的時鐘CP控制。( √ ) D組: 1、時序邏輯電路在某一時刻的輸出狀態(tài)與該時刻之前的輸入信號無關(guān)。( ) 2、D觸發(fā)器的特性方程為Qn+1=D,與Qn無關(guān),所以它沒有記憶功能。( ) 3、用數(shù)據(jù)選擇器可實現(xiàn)時序邏輯電路。( ) 4、16位輸入的二進制編碼器,其輸出端有4位。(√) 5、時序電路不含有記憶功能的器件。( ) 三、 填空題: A組: 1、數(shù)字電路按照是否有記憶功能通??煞譃閮深悾?組合邏輯電 路、 時序邏輯電路 。 2、 三態(tài)門的三種狀態(tài)是指___0____、___1___、____高阻___。 3、實現(xiàn)A/D轉(zhuǎn)換的四個主要步驟是___ 采樣___、___保持 __、___ 量化__、___ 編碼____。 4、將十進制轉(zhuǎn)換為二進制數(shù)、八進制數(shù)、十六進制數(shù): (25.6875D)=( B)=( O) 5、寄存器分為____ 基本寄存器___________和_______移位寄存器 _______兩種。 6、半導(dǎo)體數(shù)碼顯示器的內(nèi)部接法有兩種形式:共 陽極 接法和 共 陰極 接法。 7 、與下圖真值表相對應(yīng)的邏輯門應(yīng)是____與門__________ 輸入 A B 輸出 F 0 0 0 0 1 0 1 0 0- 1.請仔細閱讀文檔,確保文檔完整性,對于不預(yù)覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點此認領(lǐng)!既往收益都歸您。
下載文檔到電腦,查找使用更方便
9.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標,表示該PPT已包含配套word講稿。雙擊word圖標可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計者僅對作品中獨創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 微機原理與接口技術(shù) 微機 原理 接口 技術(shù) 課程 總結(jié)
鏈接地址:http://m.appdesigncorp.com/p-9594362.html