門電路數(shù)字電路技術基礎(清華大學出版社).ppt
《門電路數(shù)字電路技術基礎(清華大學出版社).ppt》由會員分享,可在線閱讀,更多相關《門電路數(shù)字電路技術基礎(清華大學出版社).ppt(77頁珍藏版)》請在裝配圖網上搜索。
數(shù)字電子技術基礎 電子課件 鄭州大學電子信息工程學院2020年2月21日 第二章門電路 2 1概述 門電路 實現(xiàn)基本運算 復合運算的單元電路 如與門 與非門 或門 門電路中以高 低電平表示邏輯狀態(tài)的1 0 正邏輯和負邏輯 在邏輯電路中存在兩種邏輯狀態(tài) 分別用二值邏輯的1和0來表示 如果以輸出的高電平表示邏輯1 以輸出低電平表示邏輯0 則這種邏輯制稱為正邏輯 反之 若以邏輯1代表低電平 而以邏輯0代表高電平 則稱為負邏輯 2 2半導體開關特性 2 2 1半導體二極管的開關特性2 2 2半導體三極管的開關特性 二極管的開關特性 vI VIH D截止 vO VOH VCCvI VIL D導通 vO VOL 0 7V 高電平 VIH VCC低電平 VIL 0 二極管的動態(tài)特性 2 2 2半導體三極管的開關特性 Transistor 一 三極管的開關特性 截止工作狀態(tài)放大工作狀態(tài) 飽和工作狀態(tài) 動態(tài)開關特性主要開關參數(shù) 飽和壓降 開啟延遲時間 關閉延遲時間 二 MOS管的開關特性 1 MOS管的結構 S Source 源極G Gate 柵極D Drain 漏極B Substrate 襯底 金屬層 氧化物層 半導體層 PN結 2 靜態(tài)開關特性 截止區(qū) 可變電阻區(qū) 恒流區(qū) 3 MOS管的動態(tài)開關特性 4 主要開關參數(shù) 導通電阻 MOS管導通時 且為固定值條件下 漏極電壓的變化量與漏極電流變化量之間的比值 即 截止電阻 MOS管截止時 漏極和源極之間的電阻值 大小約為 跨導 在一定的條件下 漏極電流變化與柵源極電壓變化之比 它表示柵源電壓對漏極電流的控制能力 開啟電壓和夾斷電壓 對于N溝道增強型MOS管為正值 P溝道增強型為負值 對于N溝道耗盡型MOS管為負值 P溝道耗盡型為正值 5 MOS管的四種類型 增強型耗盡型 大量正離子 導電溝道 2 3最簡單的與 或 非門電路 二極管與門 設VCC 5V加到A B的VIH 3VVIL 0V二極管導通時VDF 0 7V 規(guī)定3V以上為1 0 7V以下為0 二極管構成的門電路的缺點 電平有偏移帶負載能力差只用于IC內部電路 2 3 2三極管非門 反相器 三極管的基本開關電路就是非門實際應用中 為保證vI VIL時T可靠截止 常在輸入接入負壓 參數(shù)合理 vI VIL時 T截止 vO VOHvI VIH時 T截止 vO VOL 輸入信號懸空時 2 3 3二極管 三極管與非 或非門 2 4TTL門電路 Transistor TransistorLogic 2 4 1TTL與非門電路結構和工作原理一 電路結構 二 工作原理 1 當輸入中有一個為低電平時 這時對應的發(fā)射極必然導通 并在深度飽和狀態(tài) T2和T5管截止 T4導通 T5截止 輸出為高電平 2 當輸入全為高電平時 此時假設T1導通 則T1的基極電壓鉗位在2 1V 這樣T1管的所有發(fā)射結均反偏 相當于把原來的集電極作為發(fā)射極使用 原來的發(fā)射極作為集電極使用 也就是說T1管工作在倒置狀態(tài) T2導通使導致T4截止 T5導通 輸出變?yōu)榈碗娖?2 4 2TTL與非門的外部特性及參數(shù)一 靜態(tài)輸入特性和輸出特性 1 輸入特性 輸入低電平電流 輸入高電平電流 0 7V 1 4V T2開始導通 但T1管集電極支路電流仍很小 時T5管導通 隨著增大迅速減小這時T1管處于倒置狀態(tài) T1管的集電極電流流入T2管的基極 輸入電流方向與參考方向一致 轉變?yōu)檎?2 輸出特性 輸出高電平時的輸出特性 a 等效電路 b 高電平輸出特性曲線 輸出低電平時的輸出特性 a 等效電路 b 低電平輸出特性曲線 二 負載特性 1 輸入端負載特性 輸入端接入負載時電路輸入負載特性曲線 當時 隨的變化規(guī)律為 例 在圖TTL與非門電路中 如果用內阻為的電壓表測量輸入端B的電壓時 請問在下列情況下 測到的電壓值為多少 輸入端A接0 2V 輸入端A接地 輸入端A通過一個的電阻接地 輸入端A通過一個的電阻接地 解 當輸入端A接0 2V電平時 這時T1管處于深度飽和狀態(tài) 基極電位被鉗位在當用電壓表測量B端時的電壓為 當輸入端A接地時 由于T1管的發(fā)射結導通 使 電壓表測量B端時 當輸入端A通過的電阻接地時 因為所接電阻大于開啟電阻 A端相當于輸入高電平 這時鉗位在2 1V的電平上 所以測得B端電壓為 當輸入端A通過的電阻接地時 等效在A端加了一個輸入電壓相當于在A端加一個0 2V的邏輯低電平 與第一種情況一樣 電壓表測得B端電壓為0 2V 2 帶負載能力TTL與非門帶負載能力表示一個與非門所能驅動同類門的最大數(shù)目 常用扇出系數(shù)表示 當驅動門的輸出高電平時當驅動門輸出低電平時扇出系數(shù)取和的較小者 三 電壓的傳輸特性 1 AB段 截止區(qū) 2 BC段 線性區(qū) 3 CD段 轉折區(qū) 線性下降 快速下降 閾值電壓或門檻電壓 4 DE段 飽和區(qū) 四 噪聲容限 五 TTL與非門的動態(tài)特性 一 傳輸延遲時間1 現(xiàn)象 二 動態(tài)尖峰電流 2 4 3其他類型的TTL門電路 一 其他邏輯功能的門電路1 與或非門 2 異或門 二 集電極開路的門電路 1 推拉式輸出電路結構的局限性 輸出電平不可調 負載能力不強 尤其是高電平輸出 輸出端不能并聯(lián)使用OC門 2 OC門的結構特點 3 外接負載電阻RL的計算 3 外接負載電阻RL的計算 3 外接負載電阻RL的計算 三 三態(tài)門電路 ThreestateOutputGate TS 三態(tài)門的用途 三態(tài)門構成單向總線三態(tài)門構成雙向總線 2 4 4TTL電路的改進系列一 肖特基TTL門系列 74S 電路改進采用抗飽和三極管用有源泄放電路代替74H系列中的R3減小電阻值2 性能特點速度進一步提高 電壓傳輸特性沒有線性區(qū) 功耗增大 抗飽和三極管肖特基TTL與非門 二 低功耗肖特基系列74LS Low PowerSchottkyTTL 低功耗肖特基TTL與非門 2 4 5TTL門電路的使用 這些門電路在實際使用時注意以下幾點 一 電源及電源干擾的消除二 不用輸入端的處理及注意事項三 輸出端處理四 其它 2 5發(fā)射極耦合邏輯門 ECL 2 5 1ECL門電路的基本單元當時 而此時T3管基極電平更高一些 1 3V 故T1截止T3導通 此時與輸入端之間是邏輯非關系 與輸入端之間是邏輯與關系 2 5 2ECL電路的結構和工作原理 2 5 3ECL電路的主要特點優(yōu)點 1 ECL電路是目前各種數(shù)字集成電路中工作速度最快的一種 目前ECL傳輸延遲時間縮短至1ns以下 2 電路內部的開關噪聲很低 3 輸出阻抗低 帶負載能力強 國產CE10K系列門電路的扇出系數(shù)可達90以上 4 ECL電路具有或和或非兩個互補輸出端 使用方便 靈活 缺點 電路功耗大 噪聲容限低 輸出電平穩(wěn)定性差 2 6集成注入邏輯 IntegratedInjectionLogic 2 6 1電路結構與工作原理 I2L基本單元電路結構及等效電路 2 6 2門電路的主要特點 電路兩個嚴重的缺點1 抗干擾能力差 I2L電路的輸出信號幅度比較小 噪聲容限較低 所以抗干擾能力也較差 2 工作速度低 因為I2L電路采用了飽和型邏輯電路 這限制了工作速度 I2L電路的傳輸延遲時間可達到20 30ns 2 7金屬 氧化物 半導體邏輯 MOSL 2 7 1CMOS反相器及工作原理一 電路結構 二 電壓 電流傳輸特性 三 噪聲容限 結論 可以通過提高VDD來提高噪聲容限 2 7 2CMOS反相器的外部特性和參數(shù) 一 靜態(tài)輸入特性 CMOS反相器輸入保護電路 CMOS反相器輸入特性 二 靜態(tài)輸出特性 三 動態(tài)特性 傳輸延遲時間 2 交流噪聲容限3 動態(tài)功耗 2 7 3其他類型的CMOS門電路 一 其他邏輯功能的門電路 1 與非門2 或非門 3 帶緩沖極的CMOS門 如 與非門 4 漏極開路的門電路 OD門 5 CMOS傳輸門及模擬開關 傳輸門 雙向模擬開關 2 7 4NMOS邏輯門 NMOS與非門 NMOS或非門 2 7 5MOS門電路的正確使用 一 電源電壓電源的上限電壓不得超過允許的電源電壓最大值 下限電壓不能低于保證系統(tǒng)速度所需的電源電壓最小值 二 輸入端1 每個輸入端電流不超過1mA為佳 并限制在10mA以內 2 當上述條件不能滿足 即輸入電流過大 輸入端接線過長 或接大電容 大電感時 應在輸入端串接的保護電阻 將輸入電流的瞬態(tài)值限制在10mA以下 3 未使用的輸入端處理方法 與門和與非門的未用端應接至正電源端或高電平 或門和或非門應接地或低電平 不用輸入端絕不能懸空 因為懸空的柵極易產生感應電荷 使輸入端可能為高電平也可能為低電平 造成邏輯混亂 4 為了防止門電路開關過程中的過沖電流以及柵極易接收靜電電荷 在進行實驗 測量和調試時 應先接入直流電源 后接輸入信號源 而關機時先關閉輸入信號源 后關閉直流電源 三 輸出端CMOS集成電路的輸出端不應直接和或相連 否則 將因拉電流或灌電流過大而損壞器件 另外除了三態(tài)門和OD器件外 也不允許CMOS器件輸出并聯(lián)使用 輸出與大電容 大電感直接相連時 將使功耗增加 工作速度下降 為此應在輸出和大電容之間串接保護電阻 并盡力減少容性負載的影響 2 8門電路產品簡介與接口電路 2 8 1門電路產品簡介 集成TTL和MOS型號分類表 一 按制造工藝分類二 按邏輯功能分類按照邏輯功能門電路可分為與 與非 或 或非 與或非 反相器和驅動器等三 按輸出結構分類按輸出結構集成門電路又可分為推拉式輸出或CMOS反相器輸出 OC輸出或OD輸出和三態(tài)輸出三種形式 2 8 2各門電路間的接口電路一 TTL電路驅動CMOS電路 二 CMOS電路驅動TTL電路- 配套講稿:
如PPT文件的首頁顯示word圖標,表示該PPT已包含配套word講稿。雙擊word圖標可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設計者僅對作品中獨創(chuàng)性部分享有著作權。
- 關 鍵 詞:
- 門電路 數(shù)字電路 技術 基礎 清華大學出版社
裝配圖網所有資源均是用戶自行上傳分享,僅供網友學習交流,未經上傳用戶書面授權,請勿作他用。
鏈接地址:http://m.appdesigncorp.com/p-6264772.html