數字電路課程設計項目名稱:基于FPGA和VHDL語言的智能搶答器控制系統(tǒng)設計設計者:劉偉謙學號:20080711210同組成員:陳顯富 倪文斌設計時間:2010年12月1智能搶答器功能描述: 通過實驗平臺的鍵盤和LED顯示器來模擬實際場景中, 2010屆本科生畢業(yè)論文 學 號:成 績:單片機智能搶答
搶答器的設計Tag內容描述:
1、數字電路課程設計項目名稱:基于FPGA和VHDL語言的智能搶答器控制系統(tǒng)設計設計者:劉偉謙學號:20080711210同組成員:陳顯富 倪文斌設計時間:2010年12月1智能搶答器功能描述: 通過實驗平臺的鍵盤和LED顯示器來模擬實際場景中。
2、 2010屆本科生畢業(yè)論文 學 號:成 績:單片機智能搶答器的設計院 部: 電子信息工程學院 專 業(yè): 電子信息工程 姓 名: 指導教師: 二一年一月畢業(yè)論文誠信聲明本人鄭重聲明:所呈交的畢業(yè)論文單片機智能搶答器的設計是本人在指導老師的指導。
3、畢業(yè)論文畢業(yè)論文 基于 51 單片機的搶答器設計 學生: 院系: 機電工程學院 班級:電氣自動化 學號: 指導教師: 裝訂交卷日期: 1 摘 要 搶答器作為一種工具,已廣泛應用于各種智力和知識競賽場合.但搶答 器的使用頻率較低,且有的要么制。