數字電子技術基礎簡明教程第三版 第三章
《數字電子技術基礎簡明教程第三版 第三章》由會員分享,可在線閱讀,更多相關《數字電子技術基礎簡明教程第三版 第三章(71頁珍藏版)》請在裝配圖網上搜索。
1、數字數字電子技子技術基基礎簡明教程第明教程第三版三版 第三章第三章第1頁,共71頁。EXIT主要要求:主要要求:掌握掌握組合邏輯電路和時序邏輯電路的概念組合邏輯電路和時序邏輯電路的概念。了解組合邏輯電路的特點與描述方法。了解組合邏輯電路的特點與描述方法。概述概述第2頁,共71頁。EXIT一、組合邏輯電路的概念一、組合邏輯電路的概念 指任何時刻的輸出僅取決于該指任何時刻的輸出僅取決于該時刻輸入信號的組合,而與電路原時刻輸入信號的組合,而與電路原有的狀態(tài)無關的電路。有的狀態(tài)無關的電路。數字電路根據邏輯功能特點的不同分為數字電路根據邏輯功能特點的不同分為 組合邏輯電路組合邏輯電路 時序邏輯電路時序邏
2、輯電路 指任何時刻的輸出不僅取決于指任何時刻的輸出不僅取決于該時刻輸入信號的組合,而且與電該時刻輸入信號的組合,而且與電路原有的狀態(tài)有關的電路。路原有的狀態(tài)有關的電路。第3頁,共71頁。EXIT二、組合邏輯電路的特點與描述方法二、組合邏輯電路的特點與描述方法 組合邏輯電路的邏輯功能特點:組合邏輯電路的邏輯功能特點:沒有存儲和記憶作用。沒有存儲和記憶作用。組合電路的組成特點:組合電路的組成特點:由門電路構成,不含記憶單元,只存在從輸入到輸出由門電路構成,不含記憶單元,只存在從輸入到輸出的通路,沒有反饋回路。的通路,沒有反饋回路。組合電路的描述方法主要有邏輯表達式、組合電路的描述方法主要有邏輯表達
3、式、真值表、卡諾圖和邏輯圖等。真值表、卡諾圖和邏輯圖等。第4頁,共71頁。EXIT主要要求:主要要求:理解組合邏輯電路理解組合邏輯電路分析與設計的基本方法分析與設計的基本方法。熟練掌握邏輯功能的熟練掌握邏輯功能的邏輯表達式、真值表、邏輯表達式、真值表、卡諾圖和邏輯圖卡諾圖和邏輯圖表示法及其相互轉換。表示法及其相互轉換。3.1組合邏輯電路的組合邏輯電路的分析方法和設計方法分析方法和設計方法 第5頁,共71頁。EXIT一、組合邏輯電路的基本分析方法一、組合邏輯電路的基本分析方法分析思路:分析思路:基本步驟:基本步驟:根根據據給給定定邏邏輯輯電電路路,找找出出輸輸出出輸輸入入間間的的邏邏輯輯關關系系
4、,從從而而確定電路的邏輯功能。確定電路的邏輯功能。根據給定邏輯圖根據給定邏輯圖寫出輸出邏輯式寫出輸出邏輯式,并進行必要的化簡,并進行必要的化簡列真值表列真值表分析邏輯功能分析邏輯功能第6頁,共71頁。EXIT 例例 分析下圖所示邏輯分析下圖所示邏輯 電路的功能。電路的功能。解:解:(1)寫出輸出邏輯函數式寫出輸出邏輯函數式ABCYY1YY1001010100111(3)分析邏輯功能分析邏輯功能(2)列邏輯函數真值表列邏輯函數真值表111011101001110010100000YCBA輸輸 出出輸輸 入入01010000111100001111根據異或功能可列出真值表如右表;也可根據異或功能可
5、列出真值表如右表;也可先求標準與或式,然后得真值表。后者是分析先求標準與或式,然后得真值表。后者是分析電路的常用方法,下面介紹之。電路的常用方法,下面介紹之。通過分析真值表通過分析真值表特點來說明功能。特點來說明功能。A、B、C 三個輸入變量中,有奇數個三個輸入變量中,有奇數個 1時,輸時,輸出為出為 1,否則輸出為,否則輸出為 0。因此,圖示電路為三位判奇。因此,圖示電路為三位判奇電路,又稱奇校驗電路。電路,又稱奇校驗電路。0101001100111111第7頁,共71頁。EXIT 初學者一般從輸入向輸出逐級寫出各個門的輸初學者一般從輸入向輸出逐級寫出各個門的輸出邏輯式。熟練后可從輸出向輸入
6、直接推出整個電出邏輯式。熟練后可從輸出向輸入直接推出整個電路的輸出邏輯式。路的輸出邏輯式。由由 Si 表達式可知,當輸表達式可知,當輸入有奇數個入有奇數個 1 時,時,Si=1,否,否則則 Si=0。例例 分析下圖電路的邏輯功能。分析下圖電路的邏輯功能。解:解:(2)列真值表列真值表(1)寫出輸出邏輯函數式寫出輸出邏輯函數式AiBiCi-1CiSiAiBi Ci-10100 01 11 10 1 1 1 1111011101001110010100000CiSiCi-1BiAi輸輸 出出輸輸 入入11110000由由 Ci-1 表達表達式可畫出其式可畫出其卡諾圖為:卡諾圖為:11101000可
7、列出真值表為可列出真值表為(3)分析邏輯功能分析邏輯功能將將兩兩個個一一位位二二進進制制數數 Ai、Bi 與與低低位位來來的的進進位位 Ci-1 相相加加,Si 為為本本位位和和,Ci 為為向向高高位位產產生生的的進位。這種功能的電路稱為全加器。進位。這種功能的電路稱為全加器。第8頁,共71頁。EXIT二、組合邏輯電路的基本設計方法二、組合邏輯電路的基本設計方法 設計思路:設計思路:基本步驟:基本步驟:分析給定邏輯要求,設計出能實現該功能的組分析給定邏輯要求,設計出能實現該功能的組合邏輯電路。合邏輯電路。分析設計要求并分析設計要求并列出真值表列出真值表求最簡輸出邏輯求最簡輸出邏輯式式畫邏輯圖。
8、畫邏輯圖。首先分析給定問題,弄清楚輸入變量和輸出變量是哪些,首先分析給定問題,弄清楚輸入變量和輸出變量是哪些,并規(guī)定它們的符號與邏輯取值并規(guī)定它們的符號與邏輯取值(即規(guī)定它們何時取值即規(guī)定它們何時取值 0,何時取,何時取值值1)。然后分析輸出變量和輸入變量間的邏輯關系,列出真值表。然后分析輸出變量和輸入變量間的邏輯關系,列出真值表。根根據據真真值值表表用用代代數數法法或或卡卡諾諾圖圖法法求求最最簡簡與與或或式式,然然后后根根據據題題中中對對門門電電路路類類型型的的要要求求,將將最最簡簡與與或或式式變變換換為為與與門門類類型型對應的最簡式。對應的最簡式。第9頁,共71頁。EXIT下面通過例題學習
9、下面通過例題學習如何設計組合邏輯電路如何設計組合邏輯電路 (一一)單輸出組合邏輯電路設計舉例單輸出組合邏輯電路設計舉例 例例 設計一個設計一個A、B、C三人表決電路。當表決某個提案時,三人表決電路。當表決某個提案時,多數人同意,則提案通過,但多數人同意,則提案通過,但A具有否決權。用與非門實現。具有否決權。用與非門實現。解:解:(1)分析設計要求,列出真值表分析設計要求,列出真值表設設 A、B、C 同意提案時取值為同意提案時取值為 1,不同意時取值為,不同意時取值為 0;Y 表示表決結果,表示表決結果,提案通過則取值為提案通過則取值為 1,否則取值為,否則取值為 0??伞?傻谜嬷当砣缬摇5谜嬷?/p>
10、表如右。A、B、C三人表決電路三人表決電路多數人同意,則提案通過,但多數人同意,則提案通過,但A具有否決權具有否決權111011101001110010100000YCBA輸出輸出輸輸 入入0000000011111111110(2)化簡輸出函數化簡輸出函數Y=AC+ABABC0100 01 11 10 1 1 1 0 0 0 0 0用與非門實現用與非門實現,并求最簡與非式,并求最簡與非式=AC+AB=ACAB第10頁,共71頁。EXIT(3)根據輸出邏輯式畫邏輯圖根據輸出邏輯式畫邏輯圖YABCY=ACAB (二二)多多輸出組合邏輯電路設計舉例輸出組合邏輯電路設計舉例 第11頁,共71頁。EX
11、ITBiAi輸輸 入入CiSi輸輸 出出相加的兩個數相加的兩個數本位和本位和向高位的進位向高位的進位解:解:(2)求最簡輸出函數式求最簡輸出函數式Ci =Ai Bi(3)畫邏輯圖畫邏輯圖10110101011000111BiAi輸輸 入入CiSi輸輸 出出00 例例 試設計半加器試設計半加器電路。電路。將兩個將兩個 1 位二進制數位二進制數相加,而不考慮低位進位相加,而不考慮低位進位的運算電路,稱為半加器。的運算電路,稱為半加器。SiCiAiBi(1)分析設計要求,分析設計要求,列真值表。列真值表。第12頁,共71頁。EXIT半加器電路半加器電路能用與非門實現能用與非門實現嗎?嗎?用與非門實現
12、的半加器電路為用與非門實現的半加器電路為AiBiSiCi1 iiiBAC=iiiiiBABAS+=iiiiiiABABBA.=此式雖非最簡,但這樣可利用此式雖非最簡,但這樣可利用 Ci 中的中的信號信號 Ai Bi,省去實現省去實現 Ai 和和 Bi 的兩個非門,的兩個非門,從而使整體電路最簡。從而使整體電路最簡。第13頁,共71頁。EXIT主要要求:主要要求:理解編碼的概念。理解編碼的概念。理解常用編碼器的類型、邏輯功能和使用方法。理解常用編碼器的類型、邏輯功能和使用方法。3.2編碼器編碼器 第14頁,共71頁。EXIT一、編碼器的概念與類型一、編碼器的概念與類型 編碼編碼 將具有特定含義的
13、信息編成將具有特定含義的信息編成相應二進制代碼的過程。相應二進制代碼的過程。實現編碼功能的電路實現編碼功能的電路 編碼器編碼器 二進制編碼器二進制編碼器 二二-十進制編碼器十進制編碼器 優(yōu)先編碼器優(yōu)先編碼器 編碼器編碼器(即即Encoder)被編被編信號信號 二進制二進制代碼代碼 編編碼碼器器 第15頁,共71頁。EXITI1I2I3I4I5I6I7Y0Y1Y23 位二進制位二進制編碼器編碼器用用 n 位二進制數碼對位二進制數碼對 2n 個輸個輸入信號進行編碼的電路。入信號進行編碼的電路。二、二進制編碼器二、二進制編碼器由圖可寫出編碼器的由圖可寫出編碼器的輸出邏輯函數為輸出邏輯函數為由上式可列
14、出真值表為由上式可列出真值表為原原碼碼輸輸出出Y0=I1I3I5I7Y2=I4I5I6I7Y1=I2I3I6I7Y0=I1I3I5I7I0省略不畫省略不畫 8 個需要編碼個需要編碼的輸入信號的輸入信號輸出輸出 3 位位二進制碼二進制碼I1I2I3I4I5I6I7Y0Y1Y21111000000001101000000101001000000010001000011000001000010000001001000000001000000000001Y0Y1Y2I7I6I5I4I3I2I1I0輸輸 出出輸輸 入入被編信號高電平有效。被編信號高電平有效。8 線線 3 線編碼器線編碼器第16頁,共71
15、頁。EXITI1I2I3I4I5I6I7Y0Y1Y2I8I9Y38421BCD 碼編碼器碼編碼器三、二十進制編碼器三、二十進制編碼器將將 0 9 十個十進十個十進制數轉換為二進制代制數轉換為二進制代碼的電路。又稱碼的電路。又稱十進制十進制編碼器編碼器。I0省略不畫省略不畫輸出輸出 4 位位二進制代碼二進制代碼原碼輸出原碼輸出I1I2I3I4I5I6I7Y0Y1Y2I8I9Y3100110000000000001010000000011100010000000011000010000001010000010000000100000010000110000000010000100000000010
16、01000000000001000000000000001Y0Y1Y2Y3I9I8I7I6I5I4I3I2I1I0輸出輸出輸入輸入10 線線 4 線線編碼器編碼器被編信號被編信號高電平有效高電平有效第17頁,共71頁。EXIT為何要使用為何要使用優(yōu)先編碼器?優(yōu)先編碼器?四、優(yōu)先編碼器四、優(yōu)先編碼器(即即 Priority Encoder)1111000000001101000000101001000000010001000011000001000010000001001000000001000000000001Y0Y1Y2I7I6I5I4I3I2I1I0輸輸 出出輸輸 入入允許同時輸入數個編碼
17、信號,并只對其中優(yōu)允許同時輸入數個編碼信號,并只對其中優(yōu)先權最高的信號進行編碼輸出的電路。先權最高的信號進行編碼輸出的電路。普通編碼器在任普通編碼器在任何時刻只允許一個輸何時刻只允許一個輸入端請求編碼,否則入端請求編碼,否則輸出發(fā)生混亂。輸出發(fā)生混亂。第18頁,共71頁。EXITCT74LS147I8I1I2I3I4I5I6I7Y0Y1Y2Y3I9二二-十進制優(yōu)先編碼器十進制優(yōu)先編碼器 CT74LS147I9=1,I8=0 時時,不論不論 I0 I7 為為 0 還是還是 1,電路只,電路只對對 I8 進行編進行編碼,輸出反碼碼,輸出反碼 0111。反碼輸出反碼輸出被編信號輸入,被編信號輸入,(
18、省省略了略了 I0),低電平有效。,低電平有效。0111111111110101111111110001111111101101111110010111110100111100001110111010011001111111111111Y0Y1Y2Y3I9I8I7I6I5I4I3I2I1輸出輸出輸入輸入 I9=0 時時,不論其他,不論其他 Ii 為為 0 還是還是 1,電路只,電路只對對 I9 進行編進行編碼碼,輸出,輸出 Y3Y2Y1Y0=0110,為反碼,其原碼為為反碼,其原碼為 1001。111010011001111111111111無編碼請求無編碼請求Y3Y2Y1Y0=1111依依次
19、次類類推推CT74LS147I8I1I2I3I4I5I6I7Y0Y1Y2Y3I9被編信號優(yōu)先級別從高到被編信號優(yōu)先級別從高到低依次為低依次為 I9、I8、I7、I6、I5、I4、I3、I2、I1、I0。第19頁,共71頁。EXIT主要要求:主要要求:理解譯碼的概念。理解譯碼的概念。掌握二進制譯碼器掌握二進制譯碼器 CT74LS138 的的邏輯功能和邏輯功能和使用方法。使用方法。3.3譯碼器譯碼器 理解其他常用譯碼器的邏輯功能和使用方法。理解其他常用譯碼器的邏輯功能和使用方法。掌握掌握用二進制譯碼器實現組合邏輯電路用二進制譯碼器實現組合邏輯電路的方法。的方法。第20頁,共71頁。EXIT一、譯碼
20、的概念與類型一、譯碼的概念與類型 譯碼譯碼是是編碼編碼的逆過程。的逆過程。將表示特定意義信息的將表示特定意義信息的二進制代碼翻譯出來。二進制代碼翻譯出來。實現譯碼功能的電路實現譯碼功能的電路 譯碼器譯碼器 二進制譯碼器二進制譯碼器 二二-十進制譯碼器十進制譯碼器 數碼顯示譯碼器數碼顯示譯碼器 譯碼器譯碼器(即即 Decoder)二進制二進制代碼代碼 與輸入代與輸入代碼對應的碼對應的特定信息特定信息 譯譯碼碼器器 第21頁,共71頁。EXIT二、二進制譯碼器二、二進制譯碼器 將輸入二進制代碼譯成相應將輸入二進制代碼譯成相應輸出信號的電路。輸出信號的電路。n 位位二進制二進制代碼代碼 2n 位位譯
21、碼譯碼輸出輸出二進制二進制譯碼器譯碼器 譯碼輸出譯碼輸出100011010001001010000100Y3Y2Y1Y0A0A1譯碼輸入譯碼輸入譯碼輸出高電平有效譯碼輸出高電平有效譯碼輸出譯碼輸出011111101101110110111000Y3Y2Y1Y0A0A1譯碼輸入譯碼輸入0000譯碼輸出低電平有效譯碼輸出低電平有效2-4 線譯碼器電路與工作原理演示線譯碼器電路與工作原理演示第22頁,共71頁。EXIT(一一)3 線線 8 線譯碼器線譯碼器 CT74LS138 簡介簡介 CT74LS138A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7STCSTBSTAY0Y1Y2Y3Y4Y5Y6Y7邏
22、輯功能示意圖邏輯功能示意圖(一一)3 線線 8 線線譯碼器譯碼器 CT74LS138 簡介簡介 3 位位二二進制碼輸進制碼輸入端入端8 個個譯碼輸出端譯碼輸出端低電平有效。低電平有效。使能端使能端 STA 高電平有效,高電平有效,STB、STC 低低電平有效,即當電平有效,即當 STA=1,STB=STC =0 時時譯碼譯碼,否則禁止譯碼。,否則禁止譯碼。實實物物圖圖片片 第23頁,共71頁。EXIT01111111111011011111101101110111111010111101111001011111011111001111110110100111111101100011111111
23、000001111111110111111111Y7Y6Y5Y4Y3Y2Y1Y0A0A1A2STB+STCSTA輸出輸出輸入輸入CT74LS138 真值表真值表允許譯碼器工作允許譯碼器工作禁止禁止譯碼譯碼 Y7 Y0 由輸入二進制碼由輸入二進制碼 A2、A1、A0 的取值決定。的取值決定。011111111111111111010101010101010100010000000000輸出邏輯函數式輸出邏輯函數式Y0=A2A1A0=m0Y1=A2A1A0=m1Y2=A2A1A0=m2Y3=A2A1A0=m3Y4=A2A1A0=m4Y5=A2A1A0=m5Y6=A2A1A0=m6Y7=A2A1A0
24、=m700001000Y0=A2A1A0=m0Y1=A2A1A0=m1二二進進制制譯譯碼碼器器能能譯譯出出輸輸入入變變量量的的全全部部取取值值組組合合,故故又又稱稱變變量量譯譯碼碼器器,也也稱稱全全譯譯碼碼器器。其其輸輸出出端端能能提提供供輸輸入入變變量量的的全全部部最最小項。小項。第24頁,共71頁。EXIT(二二)用二進制譯碼器實現組合邏輯函數用二進制譯碼器實現組合邏輯函數 (二二)用二進制譯碼器實現組合邏輯函數用二進制譯碼器實現組合邏輯函數由于由于二進制譯碼器的輸出端能提供輸入變量的全二進制譯碼器的輸出端能提供輸入變量的全部最小項,而任何組合邏輯函數都可以變換為最小項部最小項,而任何組合
25、邏輯函數都可以變換為最小項之和之和的標準式,因此的標準式,因此用二進制譯碼器和門電路可實現用二進制譯碼器和門電路可實現任何組合邏輯函數。任何組合邏輯函數。當譯碼器輸出當譯碼器輸出低電平有效時,多低電平有效時,多選用與非門;選用與非門;譯碼器輸出譯碼器輸出高電平有效時,多選用或門。高電平有效時,多選用或門。第25頁,共71頁。EXIT由于有由于有 A、B、C 三個變量三個變量,故選,故選用用 3 線線-8 線線譯碼器。譯碼器。解:解:(1)根據邏輯函數選擇譯碼器根據邏輯函數選擇譯碼器 例例 試用譯碼器和門電路實現邏輯函數試用譯碼器和門電路實現邏輯函數選用選用 3 線線-8 線線譯碼器譯碼器 CT
26、74LS138,并令并令 A2=A,A1=B,A0=C。(2)將函數式變換為標準與將函數式變換為標準與-或式或式(3)根據譯碼器的輸出有效電平確定需用的門電路根據譯碼器的輸出有效電平確定需用的門電路第26頁,共71頁。EXITABCYY1Y0Y3Y4Y2Y5Y6Y71STASTBSTCA0A1A2CT74LS138(4)畫連線圖畫連線圖Y&CT74LS138 輸出低電平有效輸出低電平有效,i=0 7因此,將因此,將 Y 函數式變換為函數式變換為采用采用 5 輸入輸入與非門與非門,其輸入取自,其輸入取自 Y1、Y3、Y5、Y6 和和 Y7。第27頁,共71頁。EXIT 例例 試用譯碼器實現全加器
27、。試用譯碼器實現全加器。解:解:(1)分析設計要求,列出真值表分析設計要求,列出真值表設被加數為設被加數為 Ai,加數為,加數為 Bi,低位進位數為,低位進位數為 Ci-1。輸出本。輸出本位和為位和為 Si,向高位的進位數為,向高位的進位數為 Ci。列出全加器的真值表如下:列出全加器的真值表如下:1111110011101010100110110010100110000000CiSiCi-1BiAi輸輸 出出輸輸 入入(3)選擇譯碼器選擇譯碼器選用選用 3 線線 8 線線譯碼器譯碼器 CT74LS138。并令。并令 A2=Ai,A1=Bi,A0=Ci-1。(2)根據真值表寫函數式根據真值表寫函
28、數式第28頁,共71頁。EXITY1Y0Y3Y4Y2Y5Y6Y71STASTBSTCAiSiCi-1A0A1A2CT74LS138CiBi(4)根據譯碼器的輸出有效電平確定需用的門電路根據譯碼器的輸出有效電平確定需用的門電路(5)畫連線圖畫連線圖Ci&Si&CT74LS138 輸出低電平有效輸出低電平有效,i=0 7因此,將函數式變換為因此,將函數式變換為第29頁,共71頁。EXITCT74LS138(1)A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7STCSTBSTAY0Y1Y2Y3Y4Y5Y6Y7CT74LS138(2)A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7STCSTBSTAY8Y9Y
29、10Y11Y12Y13Y14Y15A2A1A0EA31(三三)譯碼器的擴展譯碼器的擴展 A3A2A1A0低低位位片片高高位位片片(三三)譯碼器的擴展譯碼器的擴展 例如例如 兩片兩片 CT74LS138 組成的組成的 4 線線 16 線線譯碼器。譯碼器。16 個譯碼個譯碼輸出端輸出端 4 位二進制碼輸入端位二進制碼輸入端低低 3 位碼從各譯碼位碼從各譯碼器的碼輸入端輸入。器的碼輸入端輸入。A2A1A0A2A1A0A2A1A0STA1STBA3STASTCSTCSTBE高位碼高位碼 A3 與高位片與高位片 STA 端和低位片端和低位片 STB 端端相連,因此相連,因此,A3=0 時時低位片工作,低
30、位片工作,A3=1 時高時高位片工作。位片工作。STA不用,應接不用,應接有效電平有效電平 1。作作 4 線線 16 線譯碼器線譯碼器使能端,低電平有效。使能端,低電平有效。第30頁,共71頁。EXITCT74LS138 組成的組成的 4 線線 16 線線譯碼器工作原理譯碼器工作原理 E=1 時,兩個譯碼器時,兩個譯碼器都不工作,輸出都不工作,輸出 Y0 Y15 都都為高電平為高電平 1。CT74LS138(1)A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7STCSTBSTAY0Y1Y2Y3Y4Y5Y6Y7CT74LS138(2)A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7STCSTBSTAY8
31、Y9Y10Y11Y12Y13Y14Y15A2A1A0EA31低低位位片片高高位位片片A3A2A1A0A2A1A0A2A1A0A2A1A0STA1STBA3STASTCSTCSTBE(1)A3=0 時,高位片不工時,高位片不工作,低位片工作,譯出與作,低位片工作,譯出與輸入輸入 0000 0111 分別對應分別對應的的 8 個輸出信號個輸出信號 Y0 Y7。(2)A3=1 時,低位片不工時,低位片不工作,高位片工作,譯出與作,高位片工作,譯出與輸入輸入 1000 1111分別對應分別對應的的 8 個輸出信號個輸出信號 Y8 Y15。E=0 時,允許譯碼。時,允許譯碼。第31頁,共71頁。EXIT
32、將將 BCD 碼的十組代碼譯成碼的十組代碼譯成 0 9 十個對應輸十個對應輸出信號的電路,又稱出信號的電路,又稱 4 線線 10 線線譯碼器。譯碼器。三、二十進制譯碼器三、二十進制譯碼器 8421BCD 碼輸入端,從高碼輸入端,從高位到低位依次為位到低位依次為 A3、A2、A1 和和 A0。10 個譯碼輸出端,個譯碼輸出端,低電平低電平 0 有效。有效。4 線線-10 線譯碼器線譯碼器CT74LS42邏輯示意圖邏輯示意圖Y1Y0Y3Y4Y2Y5Y6Y7Y8Y9A0A1A2CT74LS42A3第32頁,共71頁。EXIT11111111111111111111111101111111111111
33、1011111111111100111111111111110111111111110101偽偽碼碼011111111110019101111111100018110111111111107111011111101106111101111110105111110111100104111111011111003111111101101002111111110110001111111111000000Y9Y8Y7Y6Y5Y4Y3Y2Y1Y0A0A1A2A3輸輸 出出輸輸 入入十進十進制數制數4 線線-10 線譯碼器線譯碼器 CT74LS42 真值表真值表0000001000100100011110
34、0110101000101100010000000000111111111111111111111111111111111111111111111111111111111111111101111011001111010101偽偽碼碼01第33頁,共71頁。EXITYA0A1A2數碼顯示譯碼器數碼顯示譯碼器譯譯碼碼器器YYYYYY驅驅動動器器YYYYYYYA3a數碼顯示器數碼顯示器bcdefgbcdefgabcdefga四、數碼顯示譯碼器四、數碼顯示譯碼器 將輸入的將輸入的 BCD 碼譯成相應輸出信號,以驅動碼譯成相應輸出信號,以驅動顯示器顯示出相應數字的電路。顯示器顯示出相應數字的電路。(一一
35、)數碼顯示譯碼器的結構和功能示意數碼顯示譯碼器的結構和功能示意0101a數碼顯示器數碼顯示器bcdefgYA0A1A2數碼顯示譯碼器數碼顯示譯碼器譯譯碼碼器器YYYYYY驅驅動動器器YYYYYYYA3bcdefgabcdefga輸入輸入 BCD 碼碼輸出驅動七段數碼管顯示相應數字輸出驅動七段數碼管顯示相應數字0001第34頁,共71頁。EXIT(二二)數碼顯示器簡介數碼顯示器簡介數字設備中用得較多的為七段數碼顯示器,又稱數碼管。數字設備中用得較多的為七段數碼顯示器,又稱數碼管。常用的有半導體數碼顯示器常用的有半導體數碼顯示器(LED)和液晶顯示器和液晶顯示器(LCD)等。它等。它們由七段可發(fā)光
36、的字段組合而成。們由七段可發(fā)光的字段組合而成。1.七段半導體數碼顯示器七段半導體數碼顯示器(LED)abcdefgDPag fCOMbce dCOMDPabcdefgDP發(fā)光字段,由管腳發(fā)光字段,由管腳 a g 電平控制是否發(fā)光。電平控制是否發(fā)光。小數點,需要時才點亮。小數點,需要時才點亮。顯示的數字形式顯示的數字形式第35頁,共71頁。EXIT主要優(yōu)點:字形清晰、工作電壓低、體積小、可靠主要優(yōu)點:字形清晰、工作電壓低、體積小、可靠 性高、響應速度快、壽命長和亮度高等。性高、響應速度快、壽命長和亮度高等。主要缺點:工作電流大,每字段工作電流約主要缺點:工作電流大,每字段工作電流約 10 mA。
37、共陽接法共陽接法 共陰接法共陰接法 半導體數碼顯示器內部接法半導體數碼顯示器內部接法COMCOMDP gfedcbaDP gfedcbaCOMCOMVCC+5 V串接限流電阻串接限流電阻 a g 和和 DP 為低電平時為低電平時才能點亮相應發(fā)光段。才能點亮相應發(fā)光段。a g 和和 DP 為高電平為高電平時才能點亮相應發(fā)光段。時才能點亮相應發(fā)光段。共陽接法數碼顯示器需要配用輸共陽接法數碼顯示器需要配用輸出低電平有效的譯碼器。出低電平有效的譯碼器。共陰接法數碼顯示器需要配用共陰接法數碼顯示器需要配用輸出高電平有效的譯碼器。輸出高電平有效的譯碼器。RR共陽極共陽極共陰極共陰極第36頁,共71頁。EX
38、IT即液態(tài)晶體即液態(tài)晶體 2.液晶液晶顯示器顯示器(LCD)點亮七段液晶數碼管的方法與半導體數碼管類似。點亮七段液晶數碼管的方法與半導體數碼管類似。主要優(yōu)點:工作電壓低,功耗極小。主要優(yōu)點:工作電壓低,功耗極小。主要缺點:顯示欠清晰,響應速度慢。主要缺點:顯示欠清晰,響應速度慢。液晶顯示原理:無外加電場作用時,液晶分子排液晶顯示原理:無外加電場作用時,液晶分子排列整齊,入射的光線絕大部分被反射回來,液晶呈透列整齊,入射的光線絕大部分被反射回來,液晶呈透明狀態(tài),不顯示數字;當在明狀態(tài),不顯示數字;當在相應字段的電極上加電壓相應字段的電極上加電壓時,液晶中的導電正離子作定向運動,在運動過程中時,液
39、晶中的導電正離子作定向運動,在運動過程中不斷撞擊液晶分子,不斷撞擊液晶分子,破壞了液晶分子的整齊排列,液破壞了液晶分子的整齊排列,液晶對入射光產生散射而變成了暗灰色,于是顯示出相晶對入射光產生散射而變成了暗灰色,于是顯示出相應的數字。應的數字。當外加電壓斷開后,液晶分子又將恢復到當外加電壓斷開后,液晶分子又將恢復到整齊排列狀態(tài),字形隨之消失。整齊排列狀態(tài),字形隨之消失。第37頁,共71頁。EXIT3.七段顯示譯碼器七段顯示譯碼器4 線線 7 段譯碼器段譯碼器/驅動器驅動器 CC14547的邏輯功能示意圖的邏輯功能示意圖CC14547BI D C B ABIYgYfYeYdYcYbYa 消隱控制
40、端,消隱控制端,低電平有效。低電平有效。8421 碼輸入端碼輸入端譯碼驅動輸出端,高電譯碼驅動輸出端,高電平有效。平有效。第38頁,共71頁。EXIT4 線線-7 段譯碼器段譯碼器/驅動器驅動器CC14547真值表真值表消隱消隱000000001111消隱消隱000000001111消隱消隱000000010111消隱消隱000000000111消隱消隱000000011011消隱消隱0000000010119110011110011811111110001170000111111016111110001101511011011010141100110001013100111111001210
41、110110100110000110100010011111100001消隱消隱00000000YgYfYeYdYcYbYa ABCDBI數字數字顯示顯示輸輸 出出輸輸 入入4 線線-7 段譯碼器段譯碼器/驅動器驅動器 CC14547的邏輯功能示意圖的邏輯功能示意圖CC14547BI D C B ABIYgYfYeYdYcYbYa 00000000消隱消隱1111111111111111011101111011001111010101消隱消隱消隱消隱消隱消隱消隱消隱消隱消隱消隱消隱987654321011001111111111000011111111001101101110011010011
42、111011011000011001111111001000111100110101000101100010010000000允允許許數數碼碼顯顯示示偽碼偽碼相應端口輸出有相應端口輸出有效電平效電平 1,使顯示相,使顯示相應數字。應數字。輸入輸入BCD 碼碼agfbc禁禁止止數數碼碼顯顯示示數碼顯示器結構及數碼顯示器結構及譯碼顯示原理譯碼顯示原理演示演示第39頁,共71頁。EXIT主要要求:主要要求:理解數據選擇器和數據分配器的作用。理解數據選擇器和數據分配器的作用。理解常用理解常用數據選擇器的邏輯功能及其使用數據選擇器的邏輯功能及其使用。掌握用掌握用數據選擇器實現組合邏輯電路數據選擇器實現組
43、合邏輯電路的方法。的方法。3.4數據選擇器和數據分配器數據選擇器和數據分配器 第40頁,共71頁。EXITD0YD1D2D34 選選 1 數據選擇器工作示意圖數據選擇器工作示意圖A1A0一、數據選擇器和數據分配器的作用一、數據選擇器和數據分配器的作用 數據選擇器數據選擇器:根據地址碼的要求,從多路輸入信號中根據地址碼的要求,從多路輸入信號中 選擇其中一路輸出的電路選擇其中一路輸出的電路.又稱多路選擇器又稱多路選擇器(Multiplexer,簡稱,簡稱MUX)或多路開關?;蚨嗦烽_關。多路輸入多路輸入一路輸出一路輸出地址碼輸入地址碼輸入10Y=D1D1常用常用 2 選選 1、4 選選 1、8 選選
44、 1和和 16 選選 1 等數據選等數據選擇器。擇器。數據選擇器的輸入信號個數數據選擇器的輸入信號個數 N 與地址碼個與地址碼個數數 n 的關系為的關系為 N=2n第41頁,共71頁。EXIT數據分配器數據分配器:根據地址碼的要求,將一路數據根據地址碼的要求,將一路數據 分配到指定輸出通道上去的電路。分配到指定輸出通道上去的電路。Demultiplexer,簡稱簡稱DMUXY0DY1Y2Y34 路數據分配器工作示意圖路數據分配器工作示意圖A1A0一路輸入一路輸入多路輸出多路輸出地址碼輸入地址碼輸入10Y1=DD第42頁,共71頁。EXIT二、數據選擇器的邏輯功能及其使用二、數據選擇器的邏輯功能
45、及其使用 1.8 選選 1 數據選擇器數據選擇器 CT74LS151 CT74LS151STA2A1A0D0D7D6D5D4D3D2D1STYYCT74LS151的邏輯功能示意圖的邏輯功能示意圖 8 路數據輸入端路數據輸入端地址信號輸地址信號輸入端入端互補輸出端互補輸出端使能端,低電使能端,低電平有效平有效4 選選 1 數據選擇器電路與工作原理動畫演示數據選擇器電路與工作原理動畫演示實實物物圖圖片片第43頁,共71頁。EXITCT74LS151STA2A1A0D0D7D6D5D4D3D2D1STYYCT74LS151邏輯功能示意圖邏輯功能示意圖 ST=1 時禁止時禁止數據選擇器工作數據選擇器工
46、作ST=0 時,時,數據選擇器數據選擇器工作。工作。選擇哪一路信號輸出選擇哪一路信號輸出由地址碼決定。由地址碼決定。8 選選 1 數據選擇器數據選擇器CT74LS151 真值表真值表 D7D71110D6D60110D5D51010D4D40010D3D31100D2D20100D1D11000D0D00000101YYA0A1A2ST輸輸 出出輸入輸入第44頁,共71頁。EXIT因為若因為若A2A1A0=000,則,則因為若因為若A2A1A0=010,則,則Y=D0Y=D2D7D71110D6D60110D5D51010D4D40010D3D31100D2D20100D1D11000D0D0
47、0000101YYA0A1A2ST輸輸 出出輸入輸入CT74LS151 輸出函數表達式輸出函數表達式1 00 00 00 00 01 00 00 0Y=A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3+A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7Y=A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3+A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7 =m0D0+m1D1+m2D2+m3D3+m4D4+m5D5+m6D6+m7D7第45頁,共71頁。EXIT2.雙雙 4 選選 1 數據選擇器數據選擇器 CC
48、14539 CC14539 1STA1A01D01D31D21D11ST1Y2Y雙雙4選選1數據選擇器數據選擇器CC14539邏輯功能示意圖邏輯功能示意圖 2D02D32D22D12ST2ST兩個數據選擇器的兩個數據選擇器的公共地址輸入端。公共地址輸入端。數據選擇器數據選擇器 1 的輸出的輸出數據選擇器數據選擇器 1 的數據輸的數據輸入、使能輸入。入、使能輸入。數據選擇器數據選擇器 2 的數的數據輸入、使能輸入。據輸入、使能輸入。數據選擇器數據選擇器 2 的輸出的輸出內含兩個相同的內含兩個相同的 4 選選 1 數據選擇器。數據選擇器。第46頁,共71頁。EXIT1111000110110100
49、00101110000100110000 0000011Y1D01D11D21D3A0A11ST輸出輸出輸入輸入 CC14539 數據選擇器數據選擇器 1 真值表真值表1D01D11D21D31ST使能端低電平有效使能端低電平有效111100011011010000101110000100110000 00001D01D11D21D301數據選擇器數據選擇器 2 的邏輯功能同理。的邏輯功能同理。1ST=1 時,禁止時,禁止數據數據選擇器工作,輸出選擇器工作,輸出 1Y=0。1ST=0 時時,數據選擇,數據選擇器工作。器工作。輸出哪一路數據輸出哪一路數據由地址碼由地址碼 A1 A0 決定決定。第
50、47頁,共71頁。EXIT CC14539 數據選擇器輸出函數式數據選擇器輸出函數式1Y=A1 A0 1D0+A1 A0 1D1+A1 A0 1D2+A1 A0 1D3 =m0 1D0+m1 1D1+m2 1D2+m3 1D32Y=A1 A0 2D0+A1 A0 2D1+A1 A0 2D2+A1 A0 2D3 =m0 2D0+m1 2D1+m2 2D2+m3 2D3第48頁,共71頁。EXIT三、用數據選擇器實現組合邏輯函數三、用數據選擇器實現組合邏輯函數 由于數據選擇器在輸入數據全部為由于數據選擇器在輸入數據全部為 1 時,輸出為時,輸出為地址輸入變量全體最小項的和。地址輸入變量全體最小項的
51、和。例如例如 4 選選 1 數據選擇器的輸出數據選擇器的輸出Y=m0 D0+m1 D1+m2 D2+m3 D3 當當 D0=D1=D2=D3=1 時,時,Y=m0+m1+m2+m3。當當 D0 D3 為為 0、1 的不同組合時,的不同組合時,Y 可輸出不同的可輸出不同的 最小項表達式。最小項表達式。而任何一個邏輯函數都可表示成最小項表達式,而任何一個邏輯函數都可表示成最小項表達式,當邏輯函數的變量個數和數據選擇器的地址當邏輯函數的變量個數和數據選擇器的地址輸入變量個數相同時,可直接輸入變量個數相同時,可直接將邏輯函數輸入變將邏輯函數輸入變量有序地接數據選擇器的地址輸入端量有序地接數據選擇器的地
52、址輸入端。因此因此用數據選擇器可實現任何組合邏輯函數用數據選擇器可實現任何組合邏輯函數。第49頁,共71頁。EXIT CT74LS151 有有 A2、A1、A0 三個地址輸入端,正好用三個地址輸入端,正好用以輸入三變量以輸入三變量 A、B、C。例例 試用數據選擇器實現函數試用數據選擇器實現函數 Y=AB+AC+BC。該題可用代數法或卡諾圖法求解。該題可用代數法或卡諾圖法求解。Y為三變量函數為三變量函數,故選用故選用 8 選選 1 數據選擇器,現選用數據選擇器,現選用 CT74LS151。代代 數數 法法 求求 解解解:解:(2)寫出邏輯函數的寫出邏輯函數的最小項表達式最小項表達式Y=AB+AC
53、+BC=ABC+ABC+ABC+ABC(3)寫出數據選擇器的輸出表達式寫出數據選擇器的輸出表達式Y=A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3+A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7(4)比較比較 Y 和和 Y兩式中最小項的對應關系兩式中最小項的對應關系(1)選擇數據選擇器選擇數據選擇器令令 A=A2,B=A1,C=A0則則 Y=ABCD0+ABCD1+ABCD2+ABCD3+ABCD4+ABCD5+ABCD6+ABCD7ABCABCABCABCABCABCABCABC+為使為使 Y=Y,應令,應令D0=D1=D2=D4=0D3=D5
54、=D6=D7=1第50頁,共71頁。EXIT(5)畫連線圖畫連線圖CT74LS151A2A1A0D0D7D6D5D4D3D2D1STYYYABC1即可得輸出函數即可得輸出函數D0D2D1D4D7D6D5D31第51頁,共71頁。EXIT(1)選擇數據選擇器選擇數據選擇器選用選用 CT74LS151(2)畫出畫出 Y 和數據選擇器輸出和數據選擇器輸出 Y 的卡諾圖的卡諾圖(3)比較邏輯函數比較邏輯函數 Y 和和 Y 的卡諾圖的卡諾圖設設 Y=Y 、A=A2、B=A1、C=A0對比兩張卡諾圖后得對比兩張卡諾圖后得D0=D1=D2=D4=0D3=D5=D6=D7=1(4)畫連線圖畫連線圖ABC010
55、0 01 11 10 1 1 1 1 0 0 0 0Y的的卡卡諾諾圖圖A2A1A00100 01 11 10 D6 D7D5 D3 D0 D1 D2 D4 Y 的的 卡卡 諾諾 圖圖 1 1 1 1 D6 D7D5 D3卡卡 諾諾 圖圖 法法 求求 解解解:解:與代數法所得圖相同與代數法所得圖相同第52頁,共71頁。EXIT主要要求:主要要求:理解加法器的邏輯功能及應用。理解加法器的邏輯功能及應用。了解數值比較器的作用。了解數值比較器的作用。3.5 加法器和數值比較器加法器和數值比較器 第53頁,共71頁。EXIT一、加法器一、加法器(一一)加法器基本單元加法器基本單元半加器半加器 Half
56、Adder,簡稱,簡稱 HA。它只將兩個。它只將兩個 1 位位二進制數相加,而不考慮低位來的進位。二進制數相加,而不考慮低位來的進位。1011010101100000CiSiBiAi輸輸 出出輸輸 入入AiBiSiCiCO第54頁,共71頁。EXIT全加器全加器Full Adder,簡稱,簡稱FA。能將本位的兩個。能將本位的兩個二進制數和鄰低位來的進位數進行相加。二進制數和鄰低位來的進位數進行相加。1111110011101010100110110010100110000000CiSiCi-1BiAi輸輸 出出輸入輸入AiBiSiCiCOCICi-1第55頁,共71頁。EXIT(二二)多位加法
57、器多位加法器 實現多位加法運算的電路實現多位加法運算的電路其低位進位輸出端依次連至相鄰高位其低位進位輸出端依次連至相鄰高位的進位輸入端,最低位進位輸入端接地。的進位輸入端,最低位進位輸入端接地。因此,高位數的相加必須等到低位運算完因此,高位數的相加必須等到低位運算完成后才能進行,這種進位方式稱為串行進成后才能進行,這種進位方式稱為串行進位。運算速度較慢。位。運算速度較慢。其進位數直接由加數、被加數和最其進位數直接由加數、被加數和最低位進位數形成。各位運算并行進行。低位進位數形成。各位運算并行進行。運算速度快。運算速度快。串行進位加法器串行進位加法器超前進位加法器超前進位加法器第56頁,共71頁
58、。EXIT串行進位加法器舉例串行進位加法器舉例A3B3C3S3COCIS2S1S0A2B2A1B1A0B0COCICOCICOCICI加數加數 A 輸入輸入A3A2A1A0B3B2B1B0B3B2B1B0加數加數 B 輸入輸入低位的進位輸出低位的進位輸出 CO 依次加到相鄰高位依次加到相鄰高位的進位輸入端的進位輸入端 CI。相加結果讀數為相加結果讀數為 C3S3S2S1S0和數和數進位數進位數第57頁,共71頁。EXIT超前進位加法器舉例:超前進位加法器舉例:CT74LS283相加結果讀數為相加結果讀數為 C3S3S2S1S0 4 位二進制加位二進制加數數 B 輸入端輸入端 4 位二進制加位二
59、進制加數數 A 輸入端輸入端低位片進位輸入端低位片進位輸入端本位和輸出端本位和輸出端向高位片的進向高位片的進位輸出位輸出A3A2A1A0B3B2B1B0CI0CO4F3F2F1F0S3S2S1S0C3CT74LS283邏輯符號邏輯符號第58頁,共71頁。EXIT二、數值比較器二、數值比較器 Digital Comparator,又稱數字比較器。,又稱數字比較器。用于比較兩個數的大小。用于比較兩個數的大小。(一一)1 位數值比較器位數值比較器 輸輸 入入輸輸 出出ABY(AB)Y(AB)Y(A=B)00001010101010011001ABAABABBY(AB)第59頁,共71頁。EXIT(二
60、二)多位數值比較器多位數值比較器可利用可利用 1 位數值比較器構成位數值比較器構成比較原理:從最高位開始逐步向低位進行比較。比較原理:從最高位開始逐步向低位進行比較。例如例如 比較比較 A=A3A2A1A0 和和 B=B3B2B1B0 的大小:的大?。喝羧?A3 B3,則,則 A B;若;若 A3 B3,則,則 A B2,則,則 A B;若;若 A2 B2,則,則 A B;若若 A2=B2,則再去比較更低位。,則再去比較更低位。依次類推,直至最低位比較結束。依次類推,直至最低位比較結束。第60頁,共71頁。EXIT主要要求:主要要求:了解競爭冒險現象及其產生的原因和消除措施。了解競爭冒險現象及
61、其產生的原因和消除措施。組合邏輯電路中的競爭冒險組合邏輯電路中的競爭冒險第61頁,共71頁。EXIT一、競爭冒險現象及其危害一、競爭冒險現象及其危害當信號通過導線和門電路時,將產生時間延遲。當信號通過導線和門電路時,將產生時間延遲。因此,因此,同一個門的一組輸入信號,同一個門的一組輸入信號,由于它們在此前通由于它們在此前通過不同數目的門,經過不同長度導線的傳輸,過不同數目的門,經過不同長度導線的傳輸,到達門到達門輸入端的時間會有先有后,這種現象稱為競爭。輸入端的時間會有先有后,這種現象稱為競爭。邏輯門因輸入端的邏輯門因輸入端的競爭而導致輸出產生競爭而導致輸出產生不應有的不應有的尖峰干擾脈沖的現
62、象,稱為冒險。尖峰干擾脈沖的現象,稱為冒險。可能導致錯誤動作可能導致錯誤動作第62頁,共71頁。EXIT二、競爭冒險的產生原因及消除方法二、競爭冒險的產生原因及消除方法負尖峰脈沖冒險舉例負尖峰脈沖冒險舉例 可見,在組合邏輯電路中,當一個門電路可見,在組合邏輯電路中,當一個門電路(如如 G2)輸入兩輸入兩個向相反方向變化的互補信號時,個向相反方向變化的互補信號時,則在輸出端可能會產生尖峰則在輸出端可能會產生尖峰干擾脈沖。干擾脈沖。正尖峰脈沖冒險舉例正尖峰脈沖冒險舉例G2G1AYY=A+AA理理想想考慮門延時考慮門延時AY11AY1tpdG2G1AYY=AAA理理想想考慮門延時考慮門延時Y0AAY
63、1tpd第63頁,共71頁。EXIT由于尖峰干擾脈沖的寬度很窄,在由于尖峰干擾脈沖的寬度很窄,在可能產生尖峰干擾可能產生尖峰干擾脈沖的門電路輸出端與地之間接入脈沖的門電路輸出端與地之間接入一個容量為一個容量為幾十皮法幾十皮法的電容的電容就可吸收掉尖峰干擾脈沖。就可吸收掉尖峰干擾脈沖。1.加封鎖脈沖加封鎖脈沖2.加選通脈沖加選通脈沖3.修改邏輯設計修改邏輯設計4.接入濾波電容接入濾波電容消除冒險的方法:消除冒險的方法:第64頁,共71頁。EXIT組合邏輯電路指組合邏輯電路指任一時刻的輸出僅取決于任一時刻的輸出僅取決于該時刻輸入信號的取值組合,而與電路原該時刻輸入信號的取值組合,而與電路原有狀態(tài)無
64、關有狀態(tài)無關的電路。它在邏輯功能上的特的電路。它在邏輯功能上的特點是:沒有點是:沒有存儲和記憶作用存儲和記憶作用;在電路結構;在電路結構上的特點是:由各種門電路組成,不含記上的特點是:由各種門電路組成,不含記憶單元,只存在從輸入到輸出的通路,憶單元,只存在從輸入到輸出的通路,沒有反饋回路。沒有反饋回路。本章小結本章小結第65頁,共71頁。EXIT組合邏輯電路的描述方法主要有邏輯表達式、組合邏輯電路的描述方法主要有邏輯表達式、真值表、卡諾圖和邏輯圖等。真值表、卡諾圖和邏輯圖等。組合邏輯電路的組合邏輯電路的基本分析方法基本分析方法是:根據給定電是:根據給定電路逐級寫出輸出函數式,并進行必要的化簡和
65、路逐級寫出輸出函數式,并進行必要的化簡和變換,然后列出真值表,確定電路的邏輯功能。變換,然后列出真值表,確定電路的邏輯功能。組合邏輯電路的組合邏輯電路的基本設計方法基本設計方法是:根據給定是:根據給定設計任務進行邏輯抽象,列出真值表,然后設計任務進行邏輯抽象,列出真值表,然后寫出輸出函數式并進行適當化簡和變換,寫出輸出函數式并進行適當化簡和變換,求出最簡表達式,從而畫出最簡求出最簡表達式,從而畫出最簡(或稱或稱最佳最佳)邏輯電路。邏輯電路。第66頁,共71頁。EXIT以以 MSI 組件為基本單元的電路設計,其最簡含組件為基本單元的電路設計,其最簡含義是:義是:MSI 組件個數最少,品種最少,組
66、件之組件個數最少,品種最少,組件之間的連線最少。間的連線最少。以邏輯門為基本單元的電路設計,其最簡含義以邏輯門為基本單元的電路設計,其最簡含義是:邏輯門數目最少,且各個邏輯門輸入端的是:邏輯門數目最少,且各個邏輯門輸入端的數目和電路的級數也最少,沒有竟爭冒險。數目和電路的級數也最少,沒有竟爭冒險。用于實現組合邏輯電路的用于實現組合邏輯電路的 MSI 組件主要有組件主要有譯碼器和數據選擇器。譯碼器和數據選擇器。第67頁,共71頁。EXIT編碼器、譯碼器、數據選擇器、數據分配器、編碼器、譯碼器、數據選擇器、數據分配器、數值比較器和加法器等是常用的數值比較器和加法器等是常用的 MSI 組合邏輯組合邏輯部件,學習時應重點掌握其邏輯功能及應用。部件,學習時應重點掌握其邏輯功能及應用。數據選擇器的作用數據選擇器的作用是是根據地址碼的要求,根據地址碼的要求,從多路輸入信號中選擇其中一路輸出。從多路輸入信號中選擇其中一路輸出。數據分配器的作用數據分配器的作用是根據地址碼的要求,是根據地址碼的要求,將一路數據分配到指定輸出通道上去。將一路數據分配到指定輸出通道上去。第68頁,共71頁。EXIT譯碼器的作
- 溫馨提示:
1: 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
5. 裝配圖網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。