《《數(shù)字電子技術》考試復習題 - 副本》由會員分享,可在線閱讀,更多相關《《數(shù)字電子技術》考試復習題 - 副本(11頁珍藏版)》請在裝配圖網(wǎng)上搜索。
1、數(shù)字電子技術考試復習題 - 副本數(shù)字電子技術-考試復習題一、單項選擇題1(195)H 表示( )。(a) 二進制數(shù) (b) 十進制數(shù) (c) 八進制數(shù) (d) 十六進制數(shù)2在TTL 門電路中,能實現(xiàn)“線與”的門電路是( ) (a) 與非門 (b) 集電極開路門 (c) 或非門 (d) 或非門3用不同數(shù)制的數(shù)字來表示2007,位數(shù)最少的是 。(a) 十六進制數(shù) (b) 十進制數(shù) (c) 八進制數(shù) (d) 二進制數(shù)4十進制數(shù)36轉(zhuǎn)換為十六進制數(shù),結果為 。(a )26 (b )24 (c )22 (d )2058421BCD 碼10000111表示的十進制數(shù)是 。(a ) 131 (b ) 103
2、 (c ) 87 (d ) 136A/D 轉(zhuǎn)換輸出的二進制代碼位數(shù)越多,其轉(zhuǎn)換精度( ) (a) 越高 (b) 越低 (c) 不變 (d) 無法確定7下列邏輯表示式正確的是( )(a) 1=+B A B A (b) B A B A A +=+ (c)B A B A B A AB +=+ (d) B A AB +=8. 下列電路中,屬于時序邏輯電路的是( A ).(a) 數(shù)據(jù)選擇器 (b) 編碼器 (c) 計數(shù)器 (d) 譯碼器9. 由8位寄存器組成的扭環(huán)移位寄存器可以構成 進制計數(shù)器。 (a) 4 (b) 8 (c) 16 (d) 無法確定10. 555集成定時器構成的單穩(wěn)態(tài)觸發(fā)器,其暫態(tài)時間
3、t W _。 (a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11十進制數(shù)24轉(zhuǎn)換為二進制數(shù),結果為 。(a )10100 (b )10010 (c )01100 (d )11000 12=O )275( ( )D , 。(a )275 (b) 629 (c) 2750 (d) 220013三態(tài)門的第三態(tài)是 。(a )低電平 (b )高電平 (c ) 高阻 (d ) 任意電平14具有8個觸發(fā)器的二進制異步計數(shù)器最多可能有 種狀態(tài)。 (a ) 8 (b ) 128 (c ) 256 (d ) 51215“或非”邏輯運算結果為“0”的條件是該或項的變量 。(a ) 全部輸入
4、“0” (b ) 全部輸入“1”(c ) 任一個輸入“0” (d ) 任一個輸入“1”16當TTL 門電路輸入端對地接電阻R =10k 時,相當于此端 。(a) 接邏輯“1” (b) 接邏輯“0” (c) 接0.4V 電壓 (d) 邏輯不定17若干個三態(tài)邏輯門的輸出端連接在一起,能實現(xiàn)的邏輯功能是 。(a) 線與 (b) 無法確定 (c) 數(shù)據(jù)驅(qū)動 (d) 分時傳送數(shù)據(jù)18一個3輸入表決電路,只有3個輸入都為0,輸出才為1,則該電路的邏輯關系是 。(a) 與 (b) 或 (c) 或非 (d) 與非19如要將一個最大幅度為5.1V 的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV ,輸出信號的最
5、低位(LSB)發(fā)生變化,應選用 位ADC 。(a) 6 (b) 8 (c) 10 (d) 1220. 要獲得32K 8 RAM ,需用用4K 4的RAM 片。21195表示 。(a) 二進制數(shù) (b) 十進制數(shù) (c) 八進制數(shù) (d) 十六進制數(shù)22十進制數(shù)24轉(zhuǎn)換為二進制數(shù),結果為 。(a) 10100 (b) 11000 (c) 01100 (d )1001023. 十進制數(shù)89對應的8421BCD 碼為 。(a) 00100100 (b) 00011000 (c) 10001001 (d) 0010100024.十進制數(shù)36轉(zhuǎn)換為十六進制數(shù),結果為 。(a) 26 (b) 24 (c)
6、 22 (d) 2025若將一個正弦波電壓信號轉(zhuǎn)換成同頻率的矩形波,應采用 d 。 (a )計數(shù)器 (b )多諧振蕩器(c )單穩(wěn)態(tài)觸發(fā)器 (d )施密特觸發(fā)器26A/D 轉(zhuǎn)換輸出的二進制代碼位數(shù)越多,其轉(zhuǎn)換精度 。(a) 越高 (b) 越低 (c) 不變 (d) 無法確定27三態(tài)門的第三態(tài)是( )。(a) 低電平 (b) 高電平 (c) 高阻 (d) 以上都不是28“或非”邏輯運算結果為“0”的條件是該或項的變量( )。 (a) 全部輸入“0” (b) 全部輸入“1”(c) 任一個輸入“0” (d) 任一個輸入“1”29兩個開關控制一盞燈,用A 和B 為1表示相應開關為閉合狀態(tài),如果只有兩個
7、開關都閉合時燈才不亮,則該電路的邏輯關系為( )。 (a) 同或 (b) 或非 (c) 異或 (d) 與非30. 如果C B A F +=,那么,F(xiàn) =( )。(a ) C B A + (b ))C A(B + (c ))C B A(+ (d ) C AB二、填空1數(shù)制轉(zhuǎn)換=H )(5EA ( )D 。2已知邏輯函數(shù)F 的反函數(shù))(D C B A F +=,則該函數(shù)=F 。3TTL 與非門的開門電阻為 。4D 觸發(fā)器的的特征方程為 。5已知邏輯函數(shù)C B B A F +=,該函數(shù)的最小項表達式為 。6. 一片8位DAC 的最小輸出電壓增量為0.02V ,當輸入為11001011時,輸出電壓U
8、O 為_。7組合電路的基本單元是 ,時序電路的基本單元是 。8輸出僅與電路 的時序電路稱為Moore 型電路。9. 要擴展成8K ?8 RAM ,需用用512?4的RAM 片。10所謂組合邏輯電路是指:在任何時刻,邏輯電路的輸出狀態(tài)只取決于電路各 的組合,而與電路 無關。11最基本的三種邏輯運算是 、 和 。127的8421 BCD 碼是 。13.D 觸發(fā)器的的特征方程為 。14在兩個開關A 和B 控制一個電燈L 的電路中,當兩個開關都斷開時燈亮,則實現(xiàn)的邏輯函數(shù)式為 。15CMOS 邏輯電路中,若V DD 10V ,則輸出低電平U OL 為 ,輸出高電平U OH 為 。16. 一片8位DAC
9、 的最小輸出電壓增量為0.02V ,當輸入為11001011時,輸出電壓U O 為_。17組合電路的基本單元是 ,時序電路的基本單元是 。18與逐次逼近型ADC 比較,雙積分型ADC 轉(zhuǎn)換速度 ,抗干擾能力 。19. 按照數(shù)據(jù)寫入的方式,ROM 可分為 、 、 、和 等四類。20A/D 轉(zhuǎn)換器的最小分辨電壓為U ?,則它的輸出D n 為 ,最大的輸入電壓U Imax 為 。21將二進制數(shù)1011110轉(zhuǎn)換為十六進制數(shù)為 。22用卡諾圖化簡邏輯函數(shù),化簡結果一般是最簡的 式。232010個1連續(xù)異或的結果是 。24函數(shù)C AB F +=的與非表達式為 。25JK 觸發(fā)器的特征表達式為 。 26.
10、 A A = ,A A = 。27. 譯碼器、編碼器屬于 邏輯電路,計數(shù)器、寄存器屬于 邏輯電路。28CMOS 邏輯電路中,若V DD 5V ,電路的噪聲容限U N 可達 。29. 要擴展成8K ?8 RAM ,需用用1K ?4的RAM 片。30寫出C A BC C B A F +=最小項標準式為 。 三、化簡邏輯函數(shù)1、用代數(shù)法化簡L AB AB AB =+知識點:代數(shù)法化簡,參考教材P26-27 2、用卡諾圖化簡L =m (2,3,4,5,9)+d (10,11,12,13)知識點:卡諾圖法化簡,參考教材P27-283.XY W Y X X Y Y X X F +=)()(知識點:邏輯函數(shù)
11、化簡,參考教材P29-30 四、一個雙輸入端、雙輸出端的組合邏輯電路如題4圖所示,要求寫出邏輯函數(shù),列出真值表,說明電路的邏輯功能。 知識點:邏輯函數(shù)及其表示法,參考教材P15-25 五、電路如題5圖所示。集成定時器555的功能如表1所示。1、分析S 未按下時電路的工作狀態(tài)。u 0處于高電平還是低電平?電路狀態(tài)是否可以保持穩(wěn)定?2、若C =10F ,按一下啟動按鈕S ,當要求輸出脈寬t w =10S 時,計算R 值。3、 若C = 0.1F ,要求暫穩(wěn)時間t w =5mS 時求R 值。此時若將C 改為1F (R 不變),則時間t w 又為多少? 題4圖表1 555功能表 TH TR D R O
12、UT DIS L L 導通 H L 導通 H 不變 不變 H H 截止 題5圖知識點:555定時器,參考教材P165-168 六、十字路口的交通燈規(guī)定紅燈停,綠燈行,黃燈要注意(即黃燈一亮,未過停車線的車輛也須停車)。若以變量A 、B 、 C 分別表示紅、黃、綠燈的狀態(tài),且以燈亮為1,燈滅為0, 用L 表示停車與否,且以停車為1,通行為0。規(guī)定任何時刻有且僅有一個燈亮。列出真值表,寫出交通停車邏輯函數(shù)表達式。知識點:邏輯電路設計,參考教材P81-100 七、邏輯電路如5圖所示,設各觸發(fā)器的初始狀態(tài)為“0”態(tài),要求:1、寫出各觸發(fā)器的激勵方程。2、列出電路的狀態(tài)轉(zhuǎn)換表。3、畫出電路的狀態(tài)轉(zhuǎn)換圖。
13、4、畫出0Q 、1Q 的波形圖(至少4個時鐘脈沖)。5、說明電路的邏輯功能。 題5圖知識點:集成觸發(fā)器,參考教材P125-135 八、寫出題3圖所示電路的表達式,并列出真值表,說明電路的邏輯功能。 知識點:組合電路的分析和設計,參考教材P83-86 九、化簡邏輯函數(shù) )()(B A C B C B AB L += J K C QQ J K C Q Q CP 1Q 0Q 1.題3圖知識點:邏輯函數(shù)化簡,參考教材P25-30 2、列寫真值表輸 入輸 出 輸 入 輸 出 A B0 00 1 S C 0 0 1 0 A B 1 0 1 1 S C 1 0 0 13、電路功能:半加器。五、1、S 未閉合
14、時,u TR =V CC ,若輸出為低電平,放電管導通,u TH =0V ,根據(jù)555的功能表知輸出保持低電平;若輸出為高電平,放電管截至,C 充電,u TH =U C 上升,當u TH 2/3 V CC 時,輸出躍變?yōu)榈碗娖?,同時放電管導通,使u TH =0V 。綜上所述,u O 處于低電平,電路狀態(tài)可保持穩(wěn)定。2、 W 1.1t R C =W 610910k 1.1 1.11010t R C -=? 3、 3W 651045.5k 1.11.10.110t R C -?=?, 36W 1.1 1.145.51011050mS t RC -=?六、 1、 根據(jù)題意,列真值表2、停車邏輯函數(shù)表達式C B A C B A L +=0=+C B A AC BC AB (約束條件)。八、B A =L九、C L B = A B CL 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 x 0 1 x 1 x x x