《微機原理與接口技術》習題答案.doc

上傳人:小** 文檔編號:16528659 上傳時間:2020-10-07 格式:DOC 頁數(shù):18 大?。?46KB
收藏 版權申訴 舉報 下載
《微機原理與接口技術》習題答案.doc_第1頁
第1頁 / 共18頁
《微機原理與接口技術》習題答案.doc_第2頁
第2頁 / 共18頁
《微機原理與接口技術》習題答案.doc_第3頁
第3頁 / 共18頁

下載文檔到電腦,查找使用更方便

5 積分

下載資源

還剩頁未讀,繼續(xù)閱讀

資源描述:

《《微機原理與接口技術》習題答案.doc》由會員分享,可在線閱讀,更多相關《《微機原理與接口技術》習題答案.doc(18頁珍藏版)》請在裝配圖網(wǎng)上搜索。

1、西安交通大學網(wǎng)絡教育學院 《微機原理與接口技術》習題答案 一、單項選擇題 1、80486CPU進行算術和邏輯運算時,可處理的信息的長度為( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面關于微處理器的敘述中,錯誤的是( C ) 。 A、微處理器是用超大規(guī)模集成電路制成的具有運算和控制功能的芯片 B、一臺計算機的CPU含有1個或多個微處理器 C、寄存器由具有特殊用途的部分內存單元組成,是內存的一部分 D、不同型號的CPU可能具有不同的機器指令 3、若用MB作為PC機主存容量的計量單位,1MB等于( B )字

2、節(jié)。 A、210個字節(jié) B、220個字節(jié) C、230個字節(jié) D、240個字節(jié) 4、運算器在執(zhí)行兩個用補碼表示的整數(shù)加法時,判斷其是否溢出的規(guī)則為( D )。 A、兩個整數(shù)相加,若最高位(符號位)有進位,則一定發(fā)生溢出 B、兩個整數(shù)相加,若結果的符號位為0,則一定發(fā)生溢出 C、兩個整數(shù)相加,若結果的符號位為1,則一定發(fā)生溢出 D、兩個同號的整數(shù)相加,若結果的符號位與加數(shù)的符號位相反,則一定發(fā)生溢出 5、運算器的主要功能是( C )。 A、算術運算 B、邏輯運算 C、算術運算與邏輯運算 D、函數(shù)運算 6、指令ADD CX,55H[

3、BP]的源操作數(shù)的尋址方式是(D )。 A、寄存器尋址 B、直接尋址 C、寄存器間接尋址 D、寄存器相對尋址 7、設(SS)=3300H,(SP)=1140H,在堆棧中壓入5個字數(shù)據(jù)后,又彈出兩個字數(shù)據(jù),則(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,執(zhí)行SUB SI,BP后,則( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8

4、000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]執(zhí)行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、實模式下80486CPU對指令的尋址由(A )決定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486匯編語言的偽操作指令定義: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 則在VAL存儲區(qū)內前十個字節(jié)單元的數(shù)據(jù)是( D)。 A、1,2,3,

5、3,2,1,0,1,2,3 B、1,2,3,3,3,3,2,1,0,1 C、2,1,2,3,3,2,1,0 D、1,2,3,3,3,1,0,1,0,1 12、下列四條指令都可用來使累加器清"0",但其中不能清"進位"位的是(C ) 。 A、XOR AL,AL B、AND AL,0 C、MOV AL,0 D、SUB AL,AL 13、若(AX)=96H,(BX)=65H,依次執(zhí)行ADD AX,BX指令和DAA指令后,(AL)=(C )。 A、0FBH B、01H C、61H D、0BH 14、下列能使CF標志置1的指令是

6、(C ) 。 A、CMC B、CLC C、STC D、CLD 15、MOV AX,[BP+SI]隱含使用的段寄存器是(D )。 A、CS B、DS C、ES D、SS 16、計算機工作中只讀不寫的存儲器是( B )。 A、DRAM B、ROM C、SRAM D、EEPROM 17、下面關于主存儲器(也稱為內存)的敘述中,不正確的是( B )。 A、當前正在執(zhí)行的指令與數(shù)據(jù)都必須存放在主存儲器內,否則處理器不能進行處理 B、存儲器的讀、寫操作,一次僅讀出或寫入一個字節(jié) C、字節(jié)是主存儲器中信息的基本編址單位

7、 D、從程序設計的角度來看,cache(高速緩存)也是主存儲器 18、CPU對存儲器或I/O端口完成一次讀/寫操作所需的時間稱為一個( B )周期。 A、指令 B、總線 C、時鐘 D、讀寫 19、存取周期是指( D )。 A、存儲器的寫入時間 B、存儲器的讀出時間 C、存儲器進行連續(xù)寫操作允許的最短時間間隔 D、存儲器進行連續(xù)讀/寫操作允許的最短時間3間隔 20、下面的說法中,( C )是正確的。 A、EPROM是不能改寫的

8、 B、EPROM是可改寫的,所以也是一種讀寫存儲器 C、EPROM是可改寫的,但它不能作為讀寫存儲器 D、EPROM只能改寫一次 21、主存和CPU之間增加高速緩存的目的是( A )。 A、解決CPU和主存間的速度匹配問題 B、擴大主存容量 C、既擴大主存容量,又提高存取速度 D、增強CPU的運算能力 22、采用虛擬存儲器的目的是( C )。 A、提高主存速度 B、擴大外存的容量 C、擴大內存的尋址空間 D、提高外存的速度 23、某數(shù)據(jù)段位于以70000起始的存儲區(qū),若該段的長度為64KB

9、,其末地址是( C )。 A、70FFFH B、80000H C、7FFFFH D、8FFFFH 24、微機系統(tǒng)中的存儲器可分為四級,其中存儲容量最大的是( D )。 A、內存 B、內部寄存器 C、高速緩沖存儲器 D、外存 25、下面的說法中,( B )是正確的。 A、指令周期等于機器周期 B、指令周期大于機器周期 C、指令周期小于機器周期 D、指令周期是機器周期的兩倍 26、按與存儲器的關系,I/O端口的編址方式分為( C )。 A、線性和非線性編址

10、 B、集中與分散編址 C、統(tǒng)一和獨立編址 D、重疊與非重疊編址 27、在中斷傳送方式下,主機與外部設備間的數(shù)據(jù)傳送通路是( A )。 A、數(shù)據(jù)總線DB B、專用數(shù)據(jù)通路 C、地址總線AB D、控制總線CB 28、狀態(tài)信息是通過( A )總線進行傳送的。 A、數(shù)據(jù) B、地址 C、控制 D、外部 29、下列總線中,屬于局部總線的是( D )。 A、ISA B、EISA C、MCA D、PCI 30、利用程序查詢方式傳送數(shù)據(jù)時,CPU必須讀(

11、 A )以判斷是否傳送數(shù)據(jù)。 A、外設的狀態(tài) B、DMA的請求信號 C、數(shù)據(jù)輸入信息 D、外設中斷請求 31、CPU與外設間數(shù)據(jù)傳送的控制方式有( D )。 A、中斷方式 B、DMA方式  C、程序控制方式 D、以上三種都是 32、CPU與I∕O設備間傳送的信號有( D )。 A、數(shù)據(jù)信息 B、控制信息  C、狀態(tài)信息 D、以上三種都是 33、在中斷方式下,外設數(shù)據(jù)輸入到內存的路徑是( D )。 A、外設→數(shù)據(jù)總線→內存 B、外設→數(shù)據(jù)總線→CPU→內存 C、外設→CPU→DMAC→內存 D、外

12、設→I∕O接口→CPU→內存 34、CPU響應中斷請求和響應DMA請求的本質區(qū)別是( D )。 A、中斷響應靠軟件實現(xiàn) (B)速度慢 (C)控制簡單 D、響應中斷時,CPU仍然仍控制總線,而響應DMA請求時,CPU要讓出總線 35、將微處理器、內存儲器及I/O接口連接起來的總線是(C )。 A、片總線 B、外總線 C、系統(tǒng)總線 D、局部總線 36、在下列指令中,能使PC機CPU對I/O端口進行讀寫訪問的是( C )。 A、中斷指令 B、串操作指令 C、輸入輸出指令 D、傳送指令 37、下列

13、幾種芯片是PC機的常用芯片,它們之中可接管總線控制數(shù)據(jù)傳送的是( D )。 A、定時器/計數(shù)器芯片 B、串行接口芯片 C、并行接口芯片 D、DMA控制器芯片 38、下列幾種芯片是PC機的常用I/O接口芯片,它們之中可接管總線控制數(shù)據(jù)傳送的是( B ) A、8253A B、8237A C、8259A D、8255A 39、在下列指令中,能使PC機CPU對I/O端口進行讀寫訪問的是( C )。 A、中斷指令 B、串操作指令 C、輸入/輸出指令 D、傳送指令 40、將微處理

14、器、內存儲及I/O接口連接起來的總線是( C )。 A、片總線 B、外總線 C、系統(tǒng)總線 D、內部總線 41、支持無條件傳送方式的接口電路中,至少應包含( D )。 A、數(shù)據(jù)端口,控制端口 B、狀態(tài)端口 C、控制端口 D、數(shù)據(jù)端口 42、CPU與慢速的外設進行數(shù)據(jù)傳送時,采用( B )方式可提高CPU的效率。 A、查詢 B、中斷 C、DMA D、無條件傳送 43、當采用( A )輸入操作情況時,除非計算機等待,否則無法傳送數(shù)據(jù)給計算機。 A、程序查詢方式

15、 B、中斷方式 C、DMA方式 D、IOP處理機方式 44、微機中地址總線的作用是( C )。 A、用于選擇存儲單元 B、用于選擇進行信息傳輸?shù)脑O備 C、用于指定存儲單元和I/O設備接口電路的選擇地址 D、用于確定操作對象 45、計算機使用總線結構便于增減外設,同時( C )。 A、減少了信息的傳輸量 B提高了信息的傳輸量 C、減少了信息傳輸線的條數(shù) D、增加了信息傳輸線的條數(shù) 46、若AL=3BH,AH=7DH,則AL和AH中的內容相加后,標志CF、SF

16、和OF的狀態(tài)分別是( A ) A、0、1、1 B、1、1、1 C、0、0、0 D、1、1、0 47、若AL=3BH,AH=7DH,則AL和AH中的內容相減后,標志CF、AF和PF的狀態(tài)分別是( B ) A、0、0、1 B、1、1、1 C、0、1、0 D、1、0、0 48、下列有關指令指針寄存器的說法中,哪一個是正確的( B )。 A、IP存放當前正在執(zhí)行的指令在代碼段中的偏移地址 B、IP存放下一條將要執(zhí)行的指令在代碼段中的偏移地址 C、IP存放當前正在執(zhí)行的指令在存儲器中的物理地址 D、IP存放當前正

17、在執(zhí)行的指令在存儲器中的段地址 49、最小模式時,當M/為低電平時,表示CPU正在對( B )進行訪問。 A、存儲器 B、I/O端口 C、外部存儲器 D、EPROM 50、下面有關MN/的敘述正確的是( C ) A、是工作模式選擇信號,由CPU產(chǎn)生,為高電平時CPU工作在最小模式,為低電平時,CPU工作在最大模式 B、是工作模式選擇信號,由CPU產(chǎn)生,為低電平時CPU工作在最小模式,為高電平時,CPU工作在最大模式 C、是工作模式選擇信號,由外部輸入,為低電平時CPU工作在最小模式,為高電平時,CPU工作在最大模式

18、D、是工作模式選擇信號,由外部輸入,為高電平時CPU工作在最小模式,為低電平時,CPU工作在最大模式 51、某CPU的主頻為250MHZ,則它的時鐘周期為( D ) A、250ns B、50ns C、40ns D、4ns 52、如果訪問存儲器時使用BP尋址,則默認的段寄存器是( D ) A、CS B、ES C、DS D、SS 53、某單元在數(shù)據(jù)段中,已知DS=1000H,偏移地址為1200H,則它的物理地址為( B ) A、10000H B、11200H C、12100H D、130

19、00H 54、某系統(tǒng)中,已知SS=2360H,SP=0800H,若將20H個字節(jié)的數(shù)據(jù)入棧,則SP的內容為( D ) A、0780H B、0820H C、23E20H D、07E0H 55、某系統(tǒng)中,已知建立堆棧時SS=2360H,SP=0800H,經(jīng)過一段時間后,SP的內容變?yōu)?700H,則堆棧中有多少個字的數(shù)據(jù)( A ) A、80H B、50H C、100 D、100H 56、在下列偽指令中定義字變量的是( B)。 A、DD B、DW C、DQ D、DT 57、下列指令中,能使AL的內容固定為偶數(shù)的是( C)。

20、 A、ADD AL,01 H B、OR AL,0FEH C、AND AL,0FEH D、XOR AL,0FEH 58、改變( C)寄存器的值,可改變堆棧中棧頂元素的位置。 A、BP B、IP C、SP D、BX 59、加減類運算指令對標志位的狀態(tài)( A)。 A、有影響 B、部分影響 C、無影響 D、任意 60、當AH=( C)時,執(zhí)行INT 21H指令可在屏幕上顯示一組字符。 A、01H B、02H C、09H D、0AH 61、已知VAR DW 1,2,$+2,5,6 若匯編時VAR分配的偏移地址是201

21、0和,則匯編后2014H單元的內容是( D)。 A、6H B、14H C、5H D、16H 62、若某數(shù)據(jù)段位于存儲區(qū)68000H~7FFFFH,則該數(shù)據(jù)段的段基址是( D)。 A、68000H B、7FFFFH C、6000H D、6800H 63、SP的作用是用來指示( A)。 A、棧頂元素的有效地址 B、下一條要執(zhí)行指令的地址 C、下一條要取的指令的地址 D、棧底元素的有效地址 64、在數(shù)據(jù)傳送指令執(zhí)行過程中,不能直接與立即數(shù)進行傳送的是(B)。 A、通用寄存器 B、段寄存器 C、存儲器 D、通用

22、寄存器和存儲器 65、轉移類指令對標志位的狀態(tài)( C)。 A、有影響 B、部分影響 C、無影響 D、隨意 66、欲從存儲單元取某操作數(shù),可采用( D)。 A、寄存器尋址、寄存器間接尋址 B、立即尋址、直接尋址 C、立即尋址、寄存器間接尋址 D、寄存器間接尋址、直接尋址 67、在指令MOV AX,0 執(zhí)行后,CPU狀態(tài)標志位ZF的取值( D)。 A、為0 B、為1 C、不確定 D、不改變 68、已知AL=10010111H,BL=00010101H,執(zhí)行ADD AL,BL指令后,OF、SF、CF、ZF標志的狀態(tài)為( B

23、)。 A)、1、0、1、1 B、1、1、0、0 C、0、0、1、1 D、0、1、0、1 69、下列指令中,錯誤的是( C)。 A、MOV BX,OFFSET BUF B、LEA SI,BUF C、LEA DI,OFFSET BUF D、MOV BP,SEG BUF 70、輸入/輸出指令對標志位的狀態(tài)( C)。 A、有影響 B、部分影響 C、無影響 D、任意 71、用3片8259A級聯(lián),最多可管理的中斷數(shù)是( B )。 A、24級 B、22級   C、23級 D、21級 72、CPU響應INTR和NM

24、I中斷時,相同的必要條件是( A )。 A、當前指令執(zhí)行結束 B、允許中斷  C、當前訪問內存結束 D、總線空閑 73、通常,中斷服務程序中的一條STI指令目的是( B )。 A、允許低一級中斷產(chǎn)生 B、開放所有可屏蔽中斷  C、允許同級中斷產(chǎn)生 D允許高一級中斷產(chǎn)生 74、特殊屏蔽方式要解決的主要問題是( C )。 A、屏蔽所有中斷 B、設置最低優(yōu)先級   C、開放低級中斷 D、響應同級中斷 75、對可編程接口芯片進行讀/寫操作的必要條件是( D ). A、RD=0 B、WR=0 C、RD=0或WR=0 D、

25、CS=0 76、用兩只中斷控制器8259A級聯(lián)后,CPU的可屏蔽硬中斷可擴大到( D )。 A、64級 B、32級 C、16級 D、15級 77、在PC機中,啟動硬中斷服務程序執(zhí)行的是( B )。 A、主程序中安排的中斷指令 B、中斷控制器發(fā)出的中斷請求信號 C、主程序中安排的轉移指令 D、主程序中安排的調用指令 78、如果有多個中斷請求同時發(fā)生,系統(tǒng)將根據(jù)它們的優(yōu)先級高低,響應優(yōu)先級最高的中斷請求,若要調整響應順序,則應使用( C )。 A、中斷嵌套 B、中斷響應

26、 C、中斷屏蔽 D、中斷向量 79、當系統(tǒng)發(fā)生某個事件時,CPU暫?,F(xiàn)行程序的執(zhí)行轉去執(zhí)行相應程序的過程,稱為( B )。 A、中斷請求 B、中斷響應 C、中斷嵌套 D、中斷屏蔽 80、8086/8088CPU采用( B )方式,保證在有多個中斷源的中斷系統(tǒng)中,確定一個中斷源并轉入相應的中斷服務程序。 A、中斷向量 B、向量中斷 C、優(yōu)先排隊 D、并行工作 81、運算器由很多部件組成,其核心部分是( B )。 A、數(shù)據(jù)總線 B、算術邏輯單元 C、累加器 D、多路開關 82、在一般的微處理器中,( D

27、 )包含在CPU中。 A、內存 B、輸入/輸出單元 C、磁盤驅動器 D、算術邏輯單元 83、80486CPU的標志寄存器中,OF標志表示運算結果的( C )情況。 A、進/借位 B、符號 C、溢出 D、輔助進位 84、若某數(shù)據(jù)段位于存儲區(qū)38000H~47FFFH,則該數(shù)據(jù)段的段基址為( D )。 A、38000H B、47FFFH C、3000H D、3800H 85、程序設計中所使用的地址是( A )。 A、邏輯地址 B、有效地址 C、物理地址 D、段基址 86、80X86執(zhí)行程序時,對存

28、儲器進行訪問時,物理地址可由( B )組合產(chǎn)生。 A、SS和IP B、CS和IP C、DS和IP D、CS和BP 87、某處理器與內存進行數(shù)據(jù)交換的外部數(shù)據(jù)總線為32位,它屬于( C)。 A、8位處理器 B、16位處理器 C、32位處理器 D、64位處理器 88、在堆棧操作中,隱含使用的通用寄存器是( D )。 A、AX B、BX C、SI D、SP 89、主要決定微機性能的是( A ) A、CPU B、耗電量 C、質量 D、價格 90、十進制負數(shù) –3

29、8的八位二進制補碼是( B ) A、01011011B B、11011010B C、11011011B D、01011010B 91、設AL=7FH,要使AL=80H,應使用下列哪一條指令( D )。 A、AND AL,80H B、OR AL,80H C、XOR AL,80H D、NOT AL 92、在執(zhí)行十進制調整指令 DAA,DAS之前必須將結果存放于( C )中。 A、AX B、AH C、AL D、BL 93、下列指令執(zhí)行后影響標志位的是( C ) 。 A、MOV B、PUSH C、AD

30、D D、XCHG 94、唯一能對應存儲單元的地址是( A )。 A、物理地址 B、端口地址 C、有效地址 D、邏輯地址 95、計算機能直接執(zhí)行的語言是( A )。 A、機器語言 B、匯編語言 C、高級語言 D、程序設計語言 96、需采用先進后出原則操作的存儲區(qū)是( D )。 A、寄存器組 B、地址緩沖器 C、數(shù)據(jù)寄存器 D、堆棧區(qū) 97、寄存器SP用于對( B )的操作。 A、空閑單元 B、堆棧單元 C、數(shù)據(jù)單元 D、指令單元 98、若(BX)=1000H,(DS)=2000H,(21000H)=1

31、2H,(21001H)=34H,執(zhí)行LEA SI,[BX]指令后,SI寄存器的內容是( C )。 A、1234H B、3412H C、1000H D、0010H 99、若(AL)=80H,執(zhí)行 NEG AL指令后,CF和OF標志位的狀態(tài)分別為( C )。 A、0和0 B、0和1 C、1和0 D、1和1 100、若要完成(AX)*7/2運算,則在下列四條指令之后添加( C )指令。 MOV BX,AX ;MOV CL,3 ;SAL AX,CL ;SUB AX,BX( ) 。 A、ROR AX,1 B、SAL AX,1 C、SAR AX

32、,1 D、DIV AX,2 101、計算機的主內存有3K字節(jié),則內存地址寄存器需( C )位就足夠。 A、10 B、11 C、12 D、13 102、若256KB的SRAM具有8條數(shù)據(jù)線,那么它具有( B )地址線。 A、10 B、18 C、20 D、32 103、可以直接存取1M字節(jié)內存的微處理器,其地址線需( C )條。 A、8 B、16 C、20 D、24 104、規(guī)格為40968的存儲芯片4片,組成的存儲體容量為( C )。 A、4KB B、8KB C、16KB D、32K

33、B 105、一個有16字的數(shù)據(jù)區(qū),其起始地址為70A0:DDF6H,則該數(shù)據(jù)區(qū)末字單元的物理地址為( B )。 A、14E96H B、7E814H C、7E7F6H D、7E816H 106、某微型計算機可直接尋址64M字節(jié)的內存空間,其CPU的地址總線至少應有( D )條。 A、20 B、30 C、16 D、26 107、對于地址總線為32位的微處理器來說,其直接尋址范圍可達( D )。 A、64MB B、256MB C、512MB D、4GB 108、通常高速緩存

34、是由快速( A )組成。 A、SRAM B、DRAM C、EEPROM D、Flash 109、CPU在執(zhí)行指令的過程中,每完成一次對存儲器或I/O端口的訪問過程,稱為( B )。 A、時鐘周期 B、總線周期 C、總線讀周期 D、總線寫周期 110、某CPU有32條地址線,與之相連的一個I/O芯片的口地址為210H~21FH,則該I/O芯片的片選信號至少應由( D )條地址線譯碼后產(chǎn)生。 A、16 B、10 C、4 D、6 111、設某一個單元的物理地址是54321H,則正確的邏輯地址表示為( C

35、 ) A、4321H:50000H B、54320H:1H C、5430H:0021H D、5432H:00001H 112、如果一個程序在執(zhí)行前CS=1000H,IP=2000H,該程序的起始地址是( B ) A、3000H B、12000H C、21000H D、1000H 113、如果一個堆棧從地址1250H:0100H開始,SP=0050,則SS的段地址是( B ) A、12600H B、1260H C、1265H D、125BH 114、若已知[X]補=11101011B,[Y]補=

36、01001010B,則[X – Y ]補=( A ) A、10100001B B、11011111B C、10100000B D、溢出 115、下列描述正確的是( B )。 A、匯編語言僅由指令性語句組成 B、匯編語言包括指令性語句和偽指令語句 C、指令性語句和偽指令語句的格式是完全相同的 D、指令性語句和偽指令語句需經(jīng)匯編程序翻譯成機器代碼后才能執(zhí)行 116、下列指令中不屬于邏輯運算指令的是( B)。 A、XOR B、CWD C、NOT D、OR 117、假定DX=10111001B,CL=3,CF

37、=1,則執(zhí)行指令SHL DX,CL后,DX的值為( D)。 A、005CH B、0017H C、1700H D、05C8H 118、下列指令中不會改變指令指針寄存器內容的是( A)。 A、MOV B、JMP C、CALL D、RET 119、偽指令ENDP告訴匯編程序( B)。 A、宏定義結束 B、過程定義結束 C、段定義結束 D、過程運行結束 120、利用DOS系統(tǒng)功能調用的9號(AH=9)功能,顯示一個字符串,其入口參數(shù)應為( A)。 A、DS:DX=字符串首地址 B、DS:DX=字符串末地址 C、CS:DX=字符

38、串首地址 D、CS:DX=字符串末地址 121、PC機中,確定硬中斷的服務程序入口地址的是( C )。 A、主程序中的調用指令 B、主程序中的轉移指令 C、中斷控制器發(fā)出的類型碼 D、中斷控制器中的中斷服務寄存器 122、8086/8088 CPU的引腳中,接有硬中斷信號的引腳有( C )。 A、15個 B、8個 C、2個 D、1個 123、設8259A當前最高優(yōu)先級為IR5,如果要使該中斷在下一循環(huán)中變?yōu)樽畹蛢?yōu)先級,則OCW2應設為( C )?!? A、11100000

39、B、10100101  C、10100000 D、01100101 124、欲讀取8259A的IMR內容,可( D )。 A、先向8259A寫入OCW3。然后讀8259A的奇地址 B、直接讀8259A的偶地址 C、先向8259A寫入OCW3。然后讀8259A的偶地址 D、直接讀8259A的奇地址 125、80486CPU響應中斷時,自動壓入堆棧的信息是( D )。 A、AX,BX,CX,DX的內容 B、AX,CX的內容 C、CS,IP,SP的內容 D、CS,IP,標志寄存器的內容 126、實模式下,80486管理的內存空

40、間中,地址為 00000H~003FFH中存放著( D ) A、用戶程序代碼 B、BIOS代碼 C、DOS系統(tǒng)代碼 D、中斷向量表 127、設某中斷服務程序在中斷向量表的地址為:0:70H,則該中斷的中斷類型碼應是( D )。 A、35H B、18H C、1BH D、1CH 128、下列引起CPU程序中斷的四種情況中,( C )需要由硬件提供中斷類型碼。 A、INTO B、NMI C、INT R D、INT n 129、實模式下,對于80486微機系統(tǒng),其中斷類型碼

41、為18H的中斷向量從內存中物理地址為( D )開始存放,共占( )個字節(jié)。 A、00072H,4 B、00048H,2 C、00030H,2 D、00060H,4 130、若8259工作在自動循環(huán)方式下,當前IR3上的中斷請求已執(zhí)行并返回,則8個中斷源中優(yōu)先級最高的是( A )。 A、IR4 B、IR2 C、IR3 D、IR0 131、8259A應用中,需對IR5,IR3進行屏蔽,操作命令字OCW1應寫入( B )。 A、D7H B、28H C、53H D、35H 132、中斷向量可

42、以提供( C )。 A、被選中設備的起始地址 B、傳送數(shù)據(jù)的起始地址 C、中斷服務程序入口地址 D、主程序的斷點地址 133、非屏蔽中斷的中斷類型號是( B )。 A、1 B、2 C、3 D、4 134、通常情況下,一個外中斷服務程序的第一條指令是STI,其目的是( C )。 A、開放所有屏蔽中斷 B、允許低一級中斷產(chǎn)生 C、允許高一級中斷產(chǎn)生 D、允許同一級中斷產(chǎn)生 135、執(zhí)行返回指令,退出中斷服務程序,這時返回地址來自( C )。 A、ROM區(qū) B、程序計數(shù)器

43、 C、堆棧區(qū) D、CPU的暫存寄存器 136、實模式下,NMI中斷的中斷矢量在中斷矢量表中的位置是( C )。 A、由DOS自動分配 B、由程序指定 C、固定在已0008H開始的2個字單元中 D、固定在中斷矢量表表首 137、4片8259級聯(lián)工作,可管理的外部中斷源的級數(shù)為( D )。 A、4 B、32 C、28 D、29 138、PC機中為使工作于一般全嵌套方式的8259中斷控制器能接受下一個中斷請求,在中斷服務程序結束處應( C )。 A、執(zhí)行IRET指令

44、 B、執(zhí)行POP指令 C、發(fā)送EOI命令 D、發(fā)送OCW3命令 139、80486CPU工作在實模式下執(zhí)行指令INT 30H時,中斷服務程序的入口地址存放在以( C )開始的兩個字節(jié)單元中。 A、00120H B、00090H C、000C0H D、00060H 140、下列說法中,錯誤的是( C )。 A、8259A的自動EOI方式只適用于不出現(xiàn)多重中斷的場合。 B、8259A的初始化結束后,在寫入OCW2之前,它按完全嵌套方式工作。 C、在PC/XT下不能擴展新的8259A。 D、8259A的8個中斷源的中斷向量在中斷向量表中是連續(xù)存放

45、的。 141、微機中控制總線提供( D )。 A、來自I/O設備和存儲器的響應信號 B、所有存儲器和I/O設備的時序信號和控制信號 C、存儲器和I/O設備的地址碼 D、上述(B)(A) 142、占用CPU時間最長的數(shù)據(jù)傳送方式是( C )。 A、DMA B、中斷 C、查詢 D、無條件 143、在微型計算機中將各個主要組成部件連接起來,組成一個可擴充基本系統(tǒng)的總線稱之為( D )。 A、外部總線 B、內部總線 C、局部總線 D、系統(tǒng)總線 144、現(xiàn)行PC機中,I/O口常用的I/O地址范圍是( D

46、 )。 A、0000H~FFFFH B、0000H~7FFFH C、0000H~3FFFH D、0000H~03FFH 145、PC機執(zhí)行輸出指令OUT時,向相應的I/O接口芯片產(chǎn)生的有效控制信號是( C )。 A、AEN B、IOR C、IOW D、ALE 146、當M/IO=0, W/R=0時,80486CPU完成的操作為( B )。 A、存儲器讀 B、I/O讀 C、存儲器寫 D、I/O寫 147、以80486CPU構成的PC機,其系統(tǒng)總線至少應采用( C )。 A、EISA總線 B、S

47、—100總線 C、ISA總線 D、PC/XT總線 148、通常一個外設的狀態(tài)信息在狀態(tài)端口內占有( A )位。 A、1 B、2 C、4 D、8 149、按與存儲器的關系,I/O端口的編址方式分為( C )。 A、線性和非線性編址 B、集中與分散編址 C、統(tǒng)一和獨立編址 D、重疊與非重疊編址 150、在中斷傳送方式下,主機與外部設備間的數(shù)據(jù)傳送通路是( A )。 A、數(shù)據(jù)總線DB B、專用數(shù)據(jù)通路 C、地址總線AB D、控制總

48、線CB 151、狀態(tài)信息是通過( A )總線進行傳送的。 A、數(shù)據(jù) B、地址 C、控制 D、外部 152、下列總線中,屬于局部總線的是( D )。 A、ISA B、EISA C、MCA D、PCI 153、利用程序查詢方式傳送數(shù)據(jù)時,CPU必須讀( A )以判斷是否傳送數(shù)據(jù)。 A、外設的狀態(tài) B、DMA的請求信號 C、數(shù)據(jù)輸入信息 D、外設中斷請求 154、若8259A工作在自動循環(huán)方式下,當前IR1上的中斷請求已執(zhí)行并返回,則8個中斷源中優(yōu)先級最高的是( A )。 A、IR2

49、 B、IR0 C、IR7 D、IR5 155、要屏蔽某外部中斷,可通過改變8259A( B )的內容實現(xiàn)。 A、IRR B、IMR C、ISR D、PR 156、欲讀取8259A的IRR的內容,必須先寫( D )命令字。 A、ICW1 B、OCW2 C、ICW2 D、OCW3 157、80X86系統(tǒng)中硬件中斷服務程序的入口地址可由( C )得到。 A、主程序中的調用指令 B、主程序中的轉移指令 158、80486CPU有( C )引腳可接收外部中斷請求信號。 A、

50、15個 B、8個 C、2個 D、1個 159、中斷控制器8259A采用級連方式時最多可管理( A )中斷源。 A、64個 B、32個 C、16個 D、15個 160、在下列各種中斷中,需由外部電路提供中斷類型號的是( D )。 A、INTO B、INT n C、NMI D、INTR 161、臺微型計算機的型號是奔四800,則其中800的含義是( D ) A、CPU中有800個寄存器 B、CPU中有800個運算器 C、該微機的內存為800MB D、時鐘頻率為8

51、00MHZ 162、算機內部,一切信息的存取,處理和傳送都是以( D )形式進行。 A、EBCDIC碼 B、ASCII碼 C、十六進制編碼 D、二進制編碼 163、位PC機中整數(shù)的有效范圍是( D ) A、- 32768―32767 B、- 32767―32767 C、0―65535 D、- 32768―32767或0―65535 164、 C )表示中,二進制數(shù)11111111B表示十進制數(shù)–1 A、原碼 B、反碼

52、 C、補碼 D、BCD碼 165、位的二進制數(shù)的補碼形式表示一個帶符號數(shù),它能表示的整數(shù)范圍是( D ) A、-127—+127 B、-128—+128 C、-127—+128 D、-128—+127 166、機中運算器和控制器合稱為( A ) A、CPU B、ALU C、主機 D、ENIAC 167、位的個人計算機,一個字節(jié)(Byte)由( B )位(bit)組成。 A、4 B、8 C、16 D、32 168、機

53、器中浮點數(shù)的表示格式如下: 階符 階碼 尾符 尾碼 15 14 12 11 10 0 當尾數(shù)用補碼,階碼(階碼基數(shù)為2,尾數(shù)以規(guī)格化數(shù)表示)用補碼表示時,- 123 . 625的表示形式為 ( A )。 A、0111100001000110 B、0111111111011010 C、0111100001000101 D、1000000001000110 169、能上,8086的CPU由( C )兩部分組成。 A、SP、ALU

54、 B、控制器、FLAGS C、EU、BIU D、EU、ALU 170、存器FLAGS中存放兩類標志,即( B )。 A、符號標志、溢出標志 B、控制標志、狀態(tài)標志 C、方向標志、進位標志 D、零標志、奇偶標志 171、在保護模式下,代碼段的段基址存在于( D)中。 A、段選擇符 B、指令指針寄存器 C、段寄存器 D、段描述符 172、查表指令XLAT規(guī)定,待查表的首址應存入( D)中。 A、BP B、SI C、DI D、BX 173、取的某一條指令的偏移地址由( D)提供。 A、SI B、BP

55、 C、SP D、IP 174、寄存器間接尋址方式中,操作數(shù)在( C)中。 A、通用寄存器 B、堆棧 C、主存單元 D、段寄存器 175、運算型指令的尋址和轉移型指令的尋址,其不同點在于( A)。 A、前者取操作數(shù),后者決定程序的轉移地址 B、后者取操作數(shù),前者決定程序的轉移地址 C、兩者都是取操作數(shù) D、兩者都是決定程序的轉移地址 176、JMP WORD PTR [DI]是( A)。 A、段內間接轉移 B、段間間接轉移 C、段內直接轉移 D、段間直接轉移 177、INC指令不影響( B)標志。 A、OF B

56、、CF C、SF D、ZF 178、邏輯移位指令SHL用于( C)。 A、帶符號數(shù)乘2 B、帶符號數(shù)除2 C、無符號數(shù)乘2 D、無符號數(shù)除2 179、算術移位指令SAR用于( B)。 A、帶符號數(shù)乘2 B、帶符號數(shù)除2 C、無符號數(shù)乘2 D、無符號數(shù)除2 180、下列指令中,有語法錯誤的是( D)。 A、MOV [SI],AX B、IN AL,DX C、XOR AX,1234H D、OUT 210H,AL 181、采用高速緩存Cache的目的是( B )。 A、提高總線速度 B、提

57、高主存速度   C、使CPU全速運行 D、擴大尋址空間 182、堆棧的工作方式是( D )。 A、先進先出 B、隨機讀寫  C、只能讀出,不能寫入 D、后進先出 183、EPROM是指( D )。 A、隨機讀寫存儲器 B、可編程只讀存儲器   C、只讀存儲器 D、可擦除可編程只讀存儲器 184、連續(xù)啟動兩次獨立的存儲器操作之間的最小間隔叫(A )。 A、存取時間 B、讀周期 C、寫周期 D、存取周期 185、對存儲器訪問時,地址線有效和數(shù)據(jù)線有效的時間關系應該是(C )。 A、數(shù)據(jù)線較先有效 B、二者同時有效 C、地址線較先有效 D

58、、同時高電平 186、微機的內存器可用( A )構成。 A、RAM和ROM B、硬盤 C、軟盤 D、光盤 187、和外存儲器相比,內存儲器的特點是( C 〕。 A、容量大、速度快、成本低 B、容量大、速度慢、成本高 C、容量小、速度快、成本高 D、容量小、速度快、成本低 188、若內存容量為64KB,則訪問內存所需地址線( A )條 A、16 B、20 C、18 D、19 189、若用6264SRAM芯片(8K8位)組成128KB的存儲器系統(tǒng),需要( A )片

59、6264芯片。 A、16 B、24 C、32 D、64 190、若內存容量為64KB,則訪問內存所需地址線( A )條。 A、16 B、20 C、18 D、19 二、判斷題 1、80486的邏輯段不允許有段的重疊和交叉。 ( F ) 2、在80486的32位標志寄存器中,其每一位都有一定的含義。 ( F ) 3、若一個數(shù)據(jù)塊的起始地址為20A0H:0F6H,則該數(shù)據(jù)塊起始地址的實際地址是21B60H。 ( F ) 4、SP的內容可以不指向堆棧的棧頂。 ( F ) 5

60、、寄存器尋址其運算速度較低。 ( F ) 6、指令MOV AX,[BX]的源操作數(shù)是寄存器尋址方式。 ( F ) 7、對堆棧區(qū)的操作必須遵循先進先出的原則。 ( F ) 8、比較兩個帶符號數(shù)的大小,可根據(jù)CF標志來判斷。 ( F ) 9、邏輯操作符AND,OR,XOR和NOT,只能用于數(shù)字表達式。 ( T ) 10、不能給段寄存器賦立即數(shù)。 ( T ) 11、OF位可用來表示有符號數(shù)的溢出。 ( T ) 12、無條件轉移指令只能用于段內直接轉移。 ( F ) 13、MOV AX,[BP]的源操作數(shù)的物理地址為16*(DS)+(BP)。 ( F ) 14、指令M

61、OV DI,OFFSET [BX][SI]是正確的。 ( F ) 15、指令MOV CS,BX是非法的。 ( T ) 16、靜態(tài)隨機存儲器中的內容可以永久保存。 ( F ) 17、總線周期是指CPU執(zhí)行一條指令所需的時間。 ( F ) 18、無論采用何種工藝,動態(tài)RAM都是利用電容存儲電荷的原理來保存信息的。 ( T ) 19、Cache是一種快速的靜態(tài)RAM,它介于CPU與內存之間。 ( T ) 20、尋址256M字節(jié)內存空間,需28條地址線。 ( T ) 21、字長是描述CPU數(shù)據(jù)總線寬度的指標。 ( T ) 22、計算機的堆

62、棧是一種特殊的數(shù)據(jù)存儲區(qū),數(shù)據(jù)存取采用先進先出的原則。 ( F ) 23、當運算結果各位全部為零時,標志ZF=0。 ( F ) 24、邏輯地址不是物理地址,但它是唯一的。 ( F ) 25、指令NOT AX,BX是合法的。 ( F ) 26、MOV [BX][BP],AX是對的。 ( F ) 27、80486中對堆棧單元的存取操作是以字節(jié)為單位的。 ( F ) 28、JMP指令要影響標志位。 ( F ) 29、INC指令影響所有狀態(tài)標志。 ( F ) 30、欲交換寄存器SI,DI的內容,可用指令XCHG SI,DI實現(xiàn)。 ( T )

63、 31、CPU中的程序計數(shù)器IP中存放的是指令的邏輯地址。 ( T ) 32、兩個符號相同的數(shù)相減不會產(chǎn)生溢出。 ( T ) 33、匯編程序就是匯編語言程序。 ( F ) 34、相對尋址中的位移量只能用16位表示。 ( F ) 35、EPROM是指可擦除可編程隨機讀寫存儲器。 ( T ) 36、某內存模塊的地址范圍為80000H~0BFFFFH,該模塊的容量為256K ( T ) 37、在查詢方式下輸入輸出時,在I/O接口中設有狀態(tài)寄存器,通過它來確定I/O設備是否準備好。輸入時,準備好表示已滿;輸出時,準備好表示已空。 ( T ) 3

64、8、無條件式的I/O是按先讀狀態(tài)口,再讀數(shù)據(jù)口的順序傳送數(shù)據(jù)的。 ( T ) 39、I/O數(shù)據(jù)緩沖器主要用于協(xié)調CPU與外設在速度上的差異。 ( T ) 40、查詢式輸入輸出是按先讀狀態(tài)端口,后讀/寫數(shù)據(jù)端口的順序傳送數(shù)據(jù)的。 ( T ) 41、CLD指令是MOVSB指令的使用條件之一。 ( F ) 42、段寄存器間不能直接進行數(shù)據(jù)傳送。 ( T ) 43、要把變量BUFF的有效地址送給BX,可用MOV BX,BUFF指令。 ( F ) 44、當對堆棧段的數(shù)據(jù)進行操作時,其操作數(shù)的有效地址可保存在BP中。 ( T ) 45、TEST指令屬

65、于邏輯運算指令。 ( T ) 46、CS和IP都不能作傳送指令的目的操作數(shù)。 ( T ) 47、連接CPU和外設的接口電路中必須要有狀態(tài)端口。 ( F ) 48、總線是專門用于完成數(shù)據(jù)傳送的一組信號線。 ( F ) 49、I/O接口的基本功能之一是完成數(shù)據(jù)的緩沖 。 ( T ) 50、要實現(xiàn)微機與慢速外設間的數(shù)據(jù)傳送,只能利用查詢方式完成。 ( F ) 51、單片8259A最多可接8個中斷源。 ( T ) 52、中斷服務程序結束時,可用RET指令代替IRET指令返回主程序。 ( F ) 53、若8259A工作在優(yōu)先級自動循

66、環(huán)方式,則IRQ4的中斷請求被響應并且服務完畢后,優(yōu)先級最高的中斷源是IRQ3。 ( T ) 54、CPU在響應外中斷時,會自動將標志標志寄存器的IF和TF清零。 ( T ) 55、可屏蔽中斷要執(zhí)行兩個中斷響應總線周期。 ( T ) 56、內中斷不受IF和TF標志的影響。 ( F ) 57、在可屏蔽中斷的嵌套原則中,不允許低級中斷打斷高級中斷,但允許同級中斷相互打斷。 ( F ) 58、同一片8259的8個中斷源的中斷向量在中斷向量表中可以不連續(xù)存放。 ( F ) 59、中斷向量地址是中斷服務程序入口地址。 ( F ) 60、利用8259A對外中斷進行管理時,只能管理8個中斷源。 ( F )

展開閱讀全文
溫馨提示:
1: 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
5. 裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

相關資源

更多
正為您匹配相似的精品文檔
關于我們 - 網(wǎng)站聲明 - 網(wǎng)站地圖 - 資源地圖 - 友情鏈接 - 網(wǎng)站客服 - 聯(lián)系我們

copyright@ 2023-2025  zhuangpeitu.com 裝配圖網(wǎng)版權所有   聯(lián)系電話:18123376007

備案號:ICP2024067431-1 川公網(wǎng)安備51140202000466號


本站為文檔C2C交易模式,即用戶上傳的文檔直接被用戶下載,本站只是中間服務平臺,本站所有文檔下載所得的收益歸上傳人(含作者)所有。裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對上載內容本身不做任何修改或編輯。若文檔所含內容侵犯了您的版權或隱私,請立即通知裝配圖網(wǎng),我們立即給予刪除!